[发明专利]一种锁相环启动电路有效
申请号: | 201810541110.7 | 申请日: | 2018-05-30 |
公开(公告)号: | CN108462489B | 公开(公告)日: | 2023-09-29 |
发明(设计)人: | 孙嘉斌;贾一平;刘雨婷;胡凯;张超;陈倩;孙晓哲 | 申请(专利权)人: | 山东泉景胜跃信息技术有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085;H03L7/181 |
代理公司: | 南京行高知识产权代理有限公司 32404 | 代理人: | 李晓 |
地址: | 250000 山东省济南*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种锁相环启动电路,包括或非门、第一与非门、第二与非门、自加计数器、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器、传输门、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管和第八晶体管。本发明能够使锁相环在可控的时间内,将内部重要节点快速预置为特定电平,缩短PLL启动和锁定时间,并且能够控制整个环路的开启次序,使其不会因受到工艺、电压、温度的影响而变化。 | ||
搜索关键词: | 一种 锁相环 启动 电路 | ||
【主权项】:
1.一种锁相环启动电路,包括或非门(101)、第一与非门(102)、第二与非门107、自加计数器(103)、第一反相器(104)、第二反相器(105)、第三反相器(106)、第四反相器(108)、第五反相器(109)、传输门(110)、第一晶体管(MN1)、第二晶体管(MN2)、第三晶体管MN3、第四晶体管(MN4)、第五晶体管(MN5)、第六晶体管(MP1)、第七晶体管(MP2)和第八晶体管(MP3),其特征在于:所述或非门(101)的一个输入端接自加计数器(103)的Q输出端,另一个输入端接锁相环启动电路(201)的输入端CLKN,输出端接自加计数器(103)的CK输入端;所述第一与非门(102)的一个输入端接自加计数器(103)的QN输出端,另一个输入端接锁相环启动电路(201)的输入端CLKP,输出端接自加计数器(103)的CN输入端;所述自加计数器(103)的Q输出端还接第一反相器(104)和第三反相器(106)的输入端及锁相环启动电路(201)的输出端LOOP‑ST,RESET输入端接锁相环启动电路(201)的输入端RESET;所述第一反相器(104)的输出端接第二反相器(105)的输入端和第二晶体管(MN2)的栅端;所述第二反相器(105)的输出端接第五晶体管(MN5)和第七晶体管(MP2)的栅端;所述第三反相器(106)的输出端接与第二与非门(107)的一个输入端;所述第二与非门(107)的另一个输入端接锁相环启动电路(201)的输入端RESET,输出端接第四反相器(108)的输入端;所述第四反相器(108)的输出端接第八晶体管(MP3)的栅端;所述第五反相器(109)的输入端接锁相环启动电路(201)的输入端RESET、第一晶体管(MN1)的栅端和传输门(110)的一个控制端,输出端接传输门(110)的另一个控制端、第六晶体管(MP1)和第四晶体管(MN4)的栅端;所述第二晶体管(MN2)、第七晶体管(MP2)源端相连,接第八晶体管(MP3)、第五晶体管(MN5)的漏端及第六晶体管(MP1)、第一晶体管(MN1)的源端,所述第二晶体管(MN2)、第七晶体管(MP2)漏端相连,接锁相环启动电路(201)的输出端V1;所述第五晶体管(MN5)的源端接地;所述第八晶体管(MP3)源端接电源Vdd;所述第六晶体管(MP1)、第一晶体管(MN1)漏端相连,接第三晶体管(MN3)的漏端和传输门(110)的输入端;所述第四晶体管(MN4)的漏端接传输门(110)的输出端和第三晶体管(MN3)的源端;所述第四晶体管(MN4)和第三晶体管(MN3)源端接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东泉景胜跃信息技术有限公司,未经山东泉景胜跃信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810541110.7/,转载请声明来源钻瓜专利网。
- 上一篇:容忍老化的I/O驱动器
- 下一篇:频率合成器电路、锁相环电路和切换方法