[发明专利]多核DSP程序开发调试方法、程序文档及加载方法在审

专利信息
申请号: 201810783991.3 申请日: 2018-07-17
公开(公告)号: CN109032938A 公开(公告)日: 2018-12-18
发明(设计)人: 吴敏;宋琦弘;李裕;羿昌宇;张海辉;段瀚林;朱海锋;张亦居 申请(专利权)人: 中国航空无线电电子研究所
主分类号: G06F11/36 分类号: G06F11/36;G06F9/50
代理公司: 上海和跃知识产权代理事务所(普通合伙) 31239 代理人: 杨慧
地址: 200233 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多核DSP程序开发调试方法,步骤如下:第一步,由FPGA芯片对各DSP芯片进行芯片编号,获取DSP芯片内部各DSP核的核编号;第二步,根据DSP核在DDR中私有空间的逻辑地址划分DSP核在DDR中的物理地址,再将同一DSP芯片中各DSP核在DDR中私有空间的逻辑地址改为同一逻辑地址,建立逻辑地址与物理地址的映射关系;第三步,编写多核DSP程序文档,在多核DSP程序文档中通过芯片编号、核编号划分各DSP核的核功能,以及核功能在DDR私有空间中的逻辑地址。本发明将多个DSP核的代码融合在一个源代码文件,各个DSP核的功能通过核编号和芯片编号进行区分,提高了开发调试效率。
搜索关键词: 逻辑地址 多核DSP 私有空间 文档 程序开发 物理地址 核功能 芯片 调试 源代码文件 调试效率 映射关系 加载 融合 开发
【主权项】:
1.一种多核DSP程序开发调试方法,所述多核DSP程序应用于多核DSP系统,多核DSP系统包含一个以上的多核DSP芯片、DDR芯片、和一个FPGA芯片,为一个以上的多核DSP芯片配置一个FPGA芯片,为每片多核DSP芯片配置一个DDR芯片,多核DSP程序开发调试方法步骤如下:第一步,由FPGA芯片对各DSP芯片进行芯片编号,获取DSP芯片内部各DSP核的核编号;第二步,根据DSP核在DDR中私有空间的逻辑地址划分DSP核在DDR中的物理地址,再将同一DSP芯片中各DSP核在DDR中私有空间的逻辑地址改为同一逻辑地址,建立逻辑地址与物理地址的映射关系;第三步,编写多核DSP程序文档,在多核DSP程序文档中通过芯片编号、核编号划分各DSP核的核功能,以及核功能在DDR私有空间中的逻辑地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空无线电电子研究所,未经中国航空无线电电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810783991.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top