[发明专利]具有锗硅源漏的MOS晶体管的制造方法在审

专利信息
申请号: 201810927566.7 申请日: 2018-08-15
公开(公告)号: CN109103107A 公开(公告)日: 2018-12-28
发明(设计)人: 刘厥扬 申请(专利权)人: 上海华力集成电路制造有限公司
主分类号: H01L21/336 分类号: H01L21/336;H01L29/78;H01L21/8238;H01L27/092
代理公司: 上海浦一知识产权代理有限公司 31211 代理人: 郭四华
地址: 201315 上海市浦东新区中国(上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种具有锗硅源漏的MOS晶体管的制造方法,包括步骤:步骤一、提供一硅衬底,在硅衬底的表面形成栅极结构。步骤二、在栅极结构的两侧形成侧面具有∑形状的凹槽,包括分步骤:步骤21、形成硬掩膜层;步骤22、光刻定义出凹槽的形成区域,进行硬掩膜层的刻蚀;进行硅衬底的第一次干法刻蚀并形成具有第一体积的凹槽;步骤23、采用第一离子注入工艺对凹槽的周侧的硅进行预处理;步骤24、进行第二次湿法刻蚀将凹槽扩展到第二体积;步骤三、在凹槽中填充锗硅外延层形成嵌入式锗硅层。步骤四、进行源漏注入形成源区和漏区。本发明能扩大凹槽的体积从而扩大嵌入式锗硅层的体积,从而改善MOS晶体管特别是PMOS管的电学性能。
搜索关键词: 硅衬底 嵌入式锗硅层 硬掩膜层 锗硅源漏 预处理 表面形成栅极 离子注入工艺 锗硅外延层 电学性能 干法刻蚀 湿法刻蚀 栅极结构 光刻 刻蚀 漏区 源漏 源区 填充 制造 侧面
【主权项】:
1.一种具有锗硅源漏的MOS晶体管的制造方法,其特征在于,包括如下步骤:步骤一、提供一硅衬底,在所述硅衬底的表面形成栅极结构,所述栅极结构的侧面形成有侧墙;步骤二、在所述栅极结构的两侧形成侧面具有∑形状的凹槽,包括如下分步骤:步骤21、形成硬掩膜层;步骤22、采用光刻工艺在所述栅极结构的两侧定义出所述凹槽的形成区域,采用刻蚀工艺将所述凹槽形成区域的所述硬掩膜层去除;对所述凹槽形成区域的的所述硅衬底进行第一次干法刻蚀并形成具有第一体积的所述凹槽;步骤23、采用第一离子注入工艺对第一体积的所述凹槽的周侧的硅进行预处理,所述预处理用于增加后续第二次湿法刻蚀的效率;步骤24、进行第二次湿法刻蚀将所述凹槽由第一体积扩展到第二体积,通过所述预处理增加所述第二次湿法刻蚀形成的所述第二体积;步骤三、在所述凹槽中填充锗硅外延层形成嵌入式锗硅外延层,通过增加所述第二体积增加所述嵌入式锗硅外延层并提高MOS晶体管的电学性能;步骤四、在形成有所述嵌入式锗硅外延层的所述栅极结构的两侧进行源漏注入形成源区和漏区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力集成电路制造有限公司,未经上海华力集成电路制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810927566.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top