[发明专利]一种降低上下电对硬件测试干扰的电路及方法有效
申请号: | 201810982949.4 | 申请日: | 2018-08-27 |
公开(公告)号: | CN109142821B | 公开(公告)日: | 2020-08-25 |
发明(设计)人: | 葛志华 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G01R1/30 | 分类号: | G01R1/30 |
代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 王汝银 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种降低上下电对硬件测试干扰的电路及方法,保留原有机械开关控制上电、断电的功能,在操作上兼容原有方案,只需在电路中增加简单的元器件,结构简单,易于实现,无需增加新的操作方法,可直接导入现有测试流程。该电路采用隔离电源模块、RC延时电路,以及MOSFET反串联连接的方式,在开关闭合上电瞬间,由于RC延时电路的作用,MOSFET的栅极电压会呈斜坡状缓慢上升,MOSFET逐渐打开;在开关闭合下电瞬间,由于RC延时电路的作用,MOSFET的栅极电压会呈斜坡状缓慢下降,MOSFET逐渐断开。消除了因机械开关闭合上电,断开下电时的临界状态造成的电火花对硬件测试工作的干扰,示波器不会捕捉到板卡未稳定上下电时的电火花信号,提高了测试效率。 | ||
搜索关键词: | 一种 降低 上下 硬件 测试 干扰 电路 方法 | ||
【主权项】:
1.一种降低上下电对硬件测试干扰的电路,其特征在于,包括:电源单元、电压处理单元、PSU和待测硬件;所述电压处理单元的输入端与电源单元连接;所述电压处理单元的输出端与PSU输入端相连;所述PSU的输出端与待测硬件相连;所述电源单元,用于提供工作电源电压;所述电压处理单元,用于在上下电瞬间消除工作电源电压不稳定产生的电火花;所述PSU将电压处理单元处理过的稳定工作电压转换成待测硬件所需的直流电;所述待测硬件:用于接收PSU处理过的直流电。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810982949.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种脉冲波发生装置
- 下一篇:一种带碳减排量计算的智能电表系统