[发明专利]一种矩阵卷积计算装置及矩阵卷积计算方法有效
申请号: | 201811101509.X | 申请日: | 2018-09-20 |
公开(公告)号: | CN109284475B | 公开(公告)日: | 2021-10-29 |
发明(设计)人: | 满宏涛;王振江;李拓 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F17/15 | 分类号: | G06F17/15;G06F17/16;G06N3/063 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王宝筠 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了一种矩阵卷积计算模块及矩阵卷积计算方法,所述矩阵卷积计算模块设置了(m‑1)个存储器,这(m‑1)个存储器之间构成了先入先出存储结构,在读取外部存储设备中存储的输入数据时,无需同时从外部存储设备中读取m行输入数据,逐行按序读取输入数据即可。因此,利用本申请实施例提供的矩阵卷积计算模块,可以降低对外部存储设备接口带宽和FPGA芯片接口数量要求,适用性强。 | ||
搜索关键词: | 一种 矩阵 卷积 计算 装置 计算方法 | ||
【主权项】:
1.一种基于FPGA实现的矩阵卷积计算模块,输入矩阵为M*N矩阵,卷积器矩阵为m*n矩阵,M、N、m以及n均为正整数,m小于或者等于M,n小于或者等于N;其特征在于,所述卷积计算模块包括:m*n个寄存器、m*n个乘法器、一个加法树和(m‑1)个存储器;所述m*n个乘法器的输出端连接至所述加法树的输入端;所述m*n个乘法器中任意一个乘法器的输入为卷积器矩阵中的元素和所述寄存器中存储的值;所述m*n个乘法器体现为m组乘法器,一组乘法器包含n个乘法器;所述m*n个寄存器体现为m组寄存器,每一组寄存器包含n个寄存器;所述m*n个寄存器和所述m*n个乘法器一一对应;所述m组乘法器中的第i组乘法器对应的n个寄存器中,与所述第i组乘法器对应的n个寄存器中的第一个寄存器对应的卷积器矩阵中的元素为:所述卷积器中第(i‑1)行,第(n‑1)列的元素、与所述第i组乘法器对应的n个寄存器中的第p个寄存器对应的卷积器矩阵中的元素为:所述卷积器中第(i‑1)行,第(n‑p)列的元素;其中,所述p为大于等于2小于等于n的整数,所述i为大于等于1且小于等于m的整数;所述(m‑1)个存储器与所述m组寄存器中的(m‑1)组寄存器一一对应,所述第一存储器的输出端与所述第一组寄存器中的第一个寄存器的输入端相连;其中,所述第一存储器为所述(m‑1)个存储器中的任意一个存储器,所述第一组寄存器为与所述第一存储器对应的一组寄存器;所述m组寄存器中除所述(m‑1)组寄存器之外的一组寄存器的输入端与存储输入数据的外部存储设备的输出端相连;其中,所述一组寄存器的输入端是指所述一组寄存器中第一个寄存器的输入端;所述(m‑1)个存储器的存储大小为所述N;所述m组寄存器中的任意一组寄存器中的n个寄存器之间是级联关系,当时钟到来时,所述n个寄存器中第j个寄存器的值更新为第(j‑1)个寄存器的值,所述n个寄存器中的第一个寄存器的值为从所述存储器中读取的值,其中所述j为小于或者等于所述n且大于1的整数;所述(m‑1)个存储器之间构成先入先出存储结构,所述第k个存储器的数据输出端与第(k‑1)个存储器的数据输入端相连,其中k小于或者等于所述(m‑1)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811101509.X/,转载请声明来源钻瓜专利网。