[发明专利]噪声整形模数转换器有效
申请号: | 201811282444.3 | 申请日: | 2018-10-30 |
公开(公告)号: | CN109728812B | 公开(公告)日: | 2023-04-14 |
发明(设计)人: | R·S·M·毛瑞诺 | 申请(专利权)人: | 亚德诺半导体国际无限责任公司 |
主分类号: | H03M1/08 | 分类号: | H03M1/08;H03M1/38 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 刘倜 |
地址: | 爱尔兰*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 缩短噪声整形逐次逼近寄存器(SAR)模数转换器(ADC)的任何操作阶段,包括采集阶段、位试验阶段和残余电荷传输阶段,可以导致更高的功率,并且在低功率下很难实现高速。使用所描述的各种技术,ADC电路的两个或更多个数模转换器(DAC)电路的采集、位试验和残余电荷传输阶段可以是时间交织的。使用两个或多个DAC电路可以增加或最大化采集、位试验和残余电荷传输阶段的可用时间。 | ||
搜索关键词: | 噪声 整形 转换器 | ||
【主权项】:
1.一种操作噪声整形逐次逼近寄存器模数转换器(ADC)电路的方法,包括利用共享噪声整形电路的时间交织信号采集,该方法包括:在第一DAC电路的采集阶段期间,使用第一数模转换器(DAC)电路以第一速率接收输入信号的第一样本;在第一DAC电路的采集阶段之后发生的第二DAC电路的采集阶段期间,使用第二DAC电路以第一速率接收所述输入信号的第二样本;组合所述第一DAC电路的残余电荷和所述第二DAC电路的残余电荷;以低于所述第一速率的第二速率更新所述噪声整形电路;使用残余电荷的组合产生输出;和控制所述第一和第二DAC电路与所述噪声整形电路之间的定时,以对所述第一和第二DAC电路的时间交织采集、位试验和残余电荷传输阶段进行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体国际无限责任公司,未经亚德诺半导体国际无限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811282444.3/,转载请声明来源钻瓜专利网。