[发明专利]一种CPLD/FPGA寄存器控制方法和系统在审

专利信息
申请号: 201811306239.6 申请日: 2018-11-05
公开(公告)号: CN109408339A 公开(公告)日: 2019-03-01
发明(设计)人: 季冬冬;邓文博;赵现普;薛广营 申请(专利权)人: 郑州云海信息技术有限公司
主分类号: G06F11/30 分类号: G06F11/30;G06F11/32;G06F11/34
代理公司: 北京连和连知识产权代理有限公司 11278 代理人: 武硕
地址: 450018 河南省郑州市*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种CPLD/FPGA寄存器控制方法,包括以下步骤:通过第一寄存器接收并寄存异常电状态信号;通过选择器接收正常电状态信号、来自第一寄存器的异常电状态信号和故障状态标志位电平;基于故障状态标志位电平,选择性地通过选择器向第二寄存器传递异常电状态信号或者正常电状态信号;以及第二寄存器将接收到的异常电状态信号或者正常电状态信号寄存并传递至BMC以进行显示。本发明既保证了BMC获得必要信号信息,同时增加了传递信息,完善了主板CPLD/FPGA管理信息,对于调试和故障定位具有重要参考价值。
搜索关键词: 电状态 寄存器 寄存器控制 故障状态 标志位 选择器 必要信号 传递信息 故障定位 管理信息 信号寄存 传递 寄存 主板 调试 参考 保证
【主权项】:
1.一种CPLD/FPGA寄存器控制方法,其特征在于,包括以下步骤:通过第一寄存器接收并寄存异常电状态信号;通过选择器接收正常电状态信号、来自第一寄存器的异常电状态信号和故障状态标志位电平;基于所述故障状态标志位电平,选择性地通过所述选择器向第二寄存器传递所述异常电状态信号或者所述正常电状态信号;以及所述第二寄存器将接收到的所述异常电状态信号或者所述正常电状态信号寄存并传递至BMC以进行显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811306239.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top