[发明专利]GPU帧缓冲区存储硬件、存储方法、存储系统和存储介质有效
申请号: | 201811355060.X | 申请日: | 2018-11-14 |
公开(公告)号: | CN109599135B | 公开(公告)日: | 2021-02-09 |
发明(设计)人: | 杨洋;周艺璇;李冲;刘莎;索高华;潘彬 | 申请(专利权)人: | 西安翔腾微电子科技有限公司 |
主分类号: | G11C7/00 | 分类号: | G11C7/00;G06T1/60 |
代理公司: | 西安嘉思特知识产权代理事务所(普通合伙) 61230 | 代理人: | 张捷 |
地址: | 710065 陕西省西安市*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种GPU帧缓冲区存储硬件、存储方法、存储系统和存储介质,其中所述存储硬件包括:地址校验单元用于对读取数据地址或写入数据地址进行校验得到校验结果,并根据校验结果获取读取区域索引或写入区域索引;读取数据单元,连接地址校验单元和所述数据载体单元,用于根据读取区域索引和读取数据地址从数据载体单元中读取第一数据;写入数据单元,连接地址校验单元和数据载体单元,用于根据写入区域索引和写入数据地址写入第二数据至数据载体单元;数据载体单元用于分配存储空间,并在所述存储空间中存储所述第一数据和所述第二数据。本发明实施例解决了GPU帧缓冲区的模块功能验证问题,为实现帧缓冲区存储的最优硬件结构提供可靠依据。 | ||
搜索关键词: | gpu 缓冲区 存储 硬件 方法 存储系统 介质 | ||
【主权项】:
1.一种基于SystemC的GPU帧缓冲区存储硬件的TLM模型,其特征在于,包括:地址校验单元,用于对读取数据地址或写入数据地址进行校验得到校验结果,并根据所述校验结果获取读取区域索引或写入区域索引;读取数据单元,连接所述地址校验单元和所述数据载体单元,用于根据所述读取区域索引和所述读取数据地址从数据载体单元中读取第一数据;写入数据单元,连接所述地址校验单元和所述数据载体单元,用于根据所述写入区域索引和所述写入数据地址写入第二数据至所述数据载体单元;所述数据载体单元用于分配存储空间,并在所述存储空间中存储所述第一数据和所述第二数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安翔腾微电子科技有限公司,未经西安翔腾微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811355060.X/,转载请声明来源钻瓜专利网。
- 上一篇:具有控制器及存储器堆叠的灵活存储器系统
- 下一篇:支持双模式调制的存储器系统