[发明专利]一种改进的符号同步环路的同步方法在审
申请号: | 201811365510.3 | 申请日: | 2018-11-16 |
公开(公告)号: | CN109450608A | 公开(公告)日: | 2019-03-08 |
发明(设计)人: | 袁鹏;孙玮泽;左敬轩;迟英昊;闫旭东;李荣正;陈学军;戴国银 | 申请(专利权)人: | 上海工程技术大学 |
主分类号: | H04L7/00 | 分类号: | H04L7/00 |
代理公司: | 上海兆丰知识产权代理事务所(有限合伙) 31241 | 代理人: | 卢艳民 |
地址: | 201620 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种改进的符号同步环路的同步方法,用分频计数器代替传统的超前‑滞后符号同步法中的低通滤波器和DDS等部件,更为简洁实用,通过不断的调整分频计数器的计数周期,符号采样时刻时钟处于输入信号的中央,即眼图张开最大时刻附近。 | ||
搜索关键词: | 符号同步 分频计数器 低通滤波器 采样时刻 计数周期 最大时刻 传统的 改进 张开 超前 滞后 | ||
【主权项】:
1.一种改进的符号同步环路的同步方法,所述改进的符号同步环路中采用分频计数器,其特征在于,所述同步方法包括以下步骤:S1,在采样之前先对输出数据取绝对值,实现全波整流;S2,当符号同步时,超前支路及滞后支路采样的数据相等,此时设置所述分频计数器的计数周期为8,所述分频计数器的驱动时钟为数据采样时钟48MHz,分频后时钟周期为6MHz;S3,当超前支路数据大于滞后支路数据时,表示采样值在眼图峰值的下降期,采样时钟相位滞后于数据时钟相位,则设置所述分频计数器的计数周期缩短一个时钟周期为7,使下一个采样时刻提前一个采样时钟周期;S4,当超前支路数据小于滞后数据时,表示采样值在眼图峰值的上降期,采样时钟相位超前于数据时钟相位,则设置所述分频计数器的计数周期增加一个时钟周期为9,使下一个采样时刻提前一个采样时钟周期;S5,步骤S2、S3和S4循环反复,环路锁定时,符号采样时刻始终处于眼图张开最大时刻附近。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海工程技术大学,未经上海工程技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811365510.3/,转载请声明来源钻瓜专利网。