[发明专利]一种基于FPGA和DSP架构的低功耗处理方法有效
申请号: | 201811443204.7 | 申请日: | 2018-11-29 |
公开(公告)号: | CN109613970B | 公开(公告)日: | 2020-11-27 |
发明(设计)人: | 曾昱翔;昌畅 | 申请(专利权)人: | 四川九洲电器集团有限责任公司 |
主分类号: | G06F1/3234 | 分类号: | G06F1/3234 |
代理公司: | 北京天达知识产权代理事务所(普通合伙) 11386 | 代理人: | 田英楠;庞许倩 |
地址: | 621000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于FPGA和DSP架构的低功耗处理方法,属于数字信号处理技术领域。该方法包括以下步骤:系统上电启动后,FPGA完成自身配置和DSP完成初始化,FPGA和DSP处于低功耗工作模式;当DSP接收到外部数据时,中断低功耗模式,跳转至正常工作模式;当DSP检测到外部正常工作指令时,控制FPGA跳转至正常工作模式,完成正常的时序工作;正常的时序工作完成后,FPGA根据DSP的外部控制或自动进入低功耗工作模式。本发明有效解决或缓解FPGA+DSP高功耗会给系统工作带来的工作不稳定、高消耗的问题。 | ||
搜索关键词: | 一种 基于 fpga dsp 架构 功耗 处理 方法 | ||
【主权项】:
1.一种基于FPGA和DSP架构的低功耗处理方法,其特征在于,包括以下步骤:系统上电启动后,FPGA完成自身配置和DSP完成初始化,FPGA和DSP处于低功耗工作模式;当DSP接收到外部数据时,中断低功耗模式,跳转至正常工作模式;当DSP检测到外部正常工作指令时,控制FPGA跳转至正常工作模式,完成正常的时序工作;正常的时序工作完成后,FPGA根据DSP的外部控制或自动进入低功耗工作模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川九洲电器集团有限责任公司,未经四川九洲电器集团有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811443204.7/,转载请声明来源钻瓜专利网。