[发明专利]一种Lockstep架构下的节点间信号同步方法、装置及电路有效

专利信息
申请号: 201811510227.5 申请日: 2018-12-11
公开(公告)号: CN110175091B 公开(公告)日: 2023-06-23
发明(设计)人: 段小虎;马小博;周啸;吴琳;刘铎;索晓杰 申请(专利权)人: 中国航空工业集团公司西安航空计算技术研究所
主分类号: G06F11/16 分类号: G06F11/16
代理公司: 中国航空专利中心 11008 代理人: 王世磊
地址: 710000 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种Lockstep架构下的节点间信号同步方法、装置及电路,包括:接收表征所述第一节点准备是否就绪的第一就绪信号;对所述第一就绪信号进行n个时钟周期的延时,得到本地同步信号;所述n是大于1的整数;对所述第一就绪信号进行m个时钟周期的延时,得到所述第一节点的延时就绪信号,所述m是小于所述n的正整数;向第二节点发送所述第一节点的延时就绪信号;所述第二节点的结构与所述第一节点的结构完全相同;接收所述第二节点发送的第二节点的延时就绪信号;对所述第二节点的延时就绪信号进行n-m个时钟周期的延时,得到远端同步信号;当所述本地同步信号和所述远端同步信号同时有效时,将所述第一节点的目标关键信号置为有效。
搜索关键词: 一种 lockstep 架构 节点 信号 同步 方法 装置 电路
【主权项】:
1.一种Lockstep架构下的节点间信号同步方法,其特征在于,应用于第一节点,所述方法包括:接收表征所述第一节点准备是否就绪的第一就绪信号;对所述第一就绪信号进行n个时钟周期的延时,得到本地同步信号;所述n是大于1的整数;对所述第一就绪信号进行m个时钟周期的延时,得到所述第一节点的延时就绪信号,所述m是小于所述n的正整数;向第二节点发送所述第一节点的延时就绪信号;所述第二节点的结构与所述第一节点的结构完全相同;接收所述第二节点发送的第二节点的延时就绪信号;对所述第二节点的延时就绪信号进行n-m个时钟周期的延时,得到远端同步信号;当所述本地同步信号和所述远端同步信号同时有效时,将所述第一节点的目标关键信号置为有效。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811510227.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top