[发明专利]一种可变通道时串信号自识别测试方法在审
申请号: | 201811533854.0 | 申请日: | 2018-12-14 |
公开(公告)号: | CN109856473A | 公开(公告)日: | 2019-06-07 |
发明(设计)人: | 辛朝军;蔡远文;姚静波;王怀鹏;杨晨;崔村燕;解维奇;李岩 | 申请(专利权)人: | 中国人民解放军战略支援部队航天工程大学 |
主分类号: | G01R31/00 | 分类号: | G01R31/00 |
代理公司: | 北京中政联科专利代理事务所(普通合伙) 11489 | 代理人: | 陈超 |
地址: | 101416*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种可变通道时串信号自识别测试方法,该方法可以实现不同型号运载火箭时串信号的通用化测试,避免由于时串信号通道数量不同带来的系统应用软硬件修改问题。本发明的一种可变通道时串信号自识别测试方法主要包括:首先,利用CPCI总线接插件上下两端空闲插针和背板自带的+5V电压信号构成板卡在位检测装置和检测信号,其次,由FPGA通过对检测信号的检验判断板卡的可靠在位数目,再次,根据板卡数目及板卡上隔离调理电路的通道数确定时串信号的测试通道数,最后,基于测试通道数对测试软件进行总动配置,从而实现对可变通道时串信号的自识别测试。本发明方法简单、易实现、成本低、通用化程度高。 | ||
搜索关键词: | 可变通道 测试 板卡 通用化 测试通道 检测信号 板卡在位检测 隔离调理电路 测试软件 电压信号 空闲插针 上下两端 系统应用 信号通道 接插件 软硬件 通道数 运载火箭 背板 自带 在位 配置 检验 | ||
【主权项】:
1.一种可变通道时串信号自识别测试方法,其中单个时串信号隔离调理板卡上包括128路隔离调理信号模块,时串信号隔离调理板卡通过CPCI总线接插件与系统背板连接,同时,FPGA控制电路也与系统背板连接,其特征在于该方法至少包括以下步骤:步骤一、将背板上的+5V信号作为板卡的在位信号,分别利用板卡CPCI接插件上下端空闲指针构成板卡在位检测装置;步骤二、由FPGA对板卡在位检测装置传输的板卡在位信号进行检测和判断,如果板卡的上下端在位信号均可检测,则判断为板卡在位,如果仅有单端在位信号可检测,则判断为板卡未可靠连接,由FPGA发出警告信息,如果上下端在位信号均不可检测,则判断为板卡不在位;步骤三、由FPGA根据可靠连接时串信号隔离调理板卡数目,确定出需要检测的时串信号通道数量;步骤四、由FPGA根据时串信号通道数量,对FPGA逻辑程序中数据采集部分的程序进行自动配置,使采集软件自动适应时串信号通道数量;步骤五、根据测试主机控制信号开始运载火箭时串信号采集测试。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军战略支援部队航天工程大学,未经中国人民解放军战略支援部队航天工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811533854.0/,转载请声明来源钻瓜专利网。