[发明专利]浅沟槽隔离结构及其形成方法在审

专利信息
申请号: 201811547160.2 申请日: 2018-12-18
公开(公告)号: CN109637973A 公开(公告)日: 2019-04-16
发明(设计)人: 田俊;黄永彬;王永刚 申请(专利权)人: 德淮半导体有限公司
主分类号: H01L21/762 分类号: H01L21/762;H01L27/146;H01L27/02
代理公司: 上海领洋专利代理事务所(普通合伙) 31292 代理人: 吴靖靓
地址: 223300 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明技术方案公开了一种浅沟槽隔离结构及其形成方法。所述浅沟槽隔离结构的形成方法包括:提供半导体衬底,所述半导体衬底上依次形成有衬垫氧化层和硬掩膜层,所述半导体衬底包括像素区和逻辑区,且所述像素区和逻辑区都形成有浅沟槽;在所述像素区的浅沟槽内填充刻蚀阻止层;进一步刻蚀所述逻辑区的浅沟槽至设计深度;去除所述像素区的浅沟槽内的刻蚀阻止层;在所述像素区和逻辑区的浅沟槽内填充绝缘介质,再去除所述硬掩膜层。所述浅沟槽隔离结构的形成方法可以避免现有技术在逻辑区和像素区形成的浅沟槽在半导体衬底上的部分存在高度差导致的缺陷。
搜索关键词: 浅沟槽 像素区 逻辑区 浅沟槽隔离结构 衬底 半导体 刻蚀阻止层 硬掩膜层 去除 填充绝缘介质 衬垫氧化层 高度差 刻蚀 填充
【主权项】:
1.一种浅沟槽隔离结构的形成方法,其特征在于,包括:提供半导体衬底,所述半导体衬底上依次形成有衬垫氧化层和硬掩膜层,所述半导体衬底包括像素区和逻辑区,且所述像素区和逻辑区都形成有浅沟槽;在所述像素区的浅沟槽内填充刻蚀阻止层;进一步刻蚀所述逻辑区的浅沟槽至设计深度;去除所述像素区的浅沟槽内的刻蚀阻止层;在所述像素区和逻辑区的浅沟槽内填充绝缘介质,再去除所述硬掩膜层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德淮半导体有限公司,未经德淮半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811547160.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top