[发明专利]一种CPU与FPGA交互确认的方法和装置在审
申请号: | 201811588907.9 | 申请日: | 2018-12-25 |
公开(公告)号: | CN109710560A | 公开(公告)日: | 2019-05-03 |
发明(设计)人: | 项东阳 | 申请(专利权)人: | 杭州迪普科技股份有限公司 |
主分类号: | G06F15/17 | 分类号: | G06F15/17;G06F12/10 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 310051 浙江省杭*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请供一种CPU与FPGA交互确认的方法,所述方法包括:FPGA向CPU申请能够进行DMA(Direct Memory Access,直接内存存取)操作的内存,将所述内存的物理地址通知FPGA;CPU清空所述内存,向FPGA写入用于数据管理的结构信息;FPGA响应CPU的访问请求处理完成后,将处理结果按照所述结构信息,根据所述物理地址通过DMA方式写入所述内存中;CPU发送访问请求后,检测所述内存,根据其中内容完成交互确认,本申请通过更加可靠的内存访问,提高了系统的稳定性和可靠性,还减少了CPU与FPGA之间的数据交互,通过访问内存的方式,缩短了状态确认的时间,提高了CPU的效率。 | ||
搜索关键词: | 内存 结构信息 物理地址 写入 申请 访问请求处理 直接内存存取 数据管理 方法和装置 访问请求 内存访问 数据交互 状态确认 清空 发送 响应 检测 访问 | ||
【主权项】:
1.一种CPU与FPGA交互确认的方法,其特征在于,所述方法包括:FPGA向CPU申请能够进行DMA操作的内存,将所述内存的物理地址通知FPGA;CPU清空所述内存,向FPGA写入用于数据管理的结构信息;FPGA响应CPU的访问请求处理完成后,将处理结果按照所述结构信息,根据所述物理地址通过DMA方式写入所述内存中;CPU发送访问请求后,检测所述内存,根据其中内容完成交互确认。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州迪普科技股份有限公司,未经杭州迪普科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811588907.9/,转载请声明来源钻瓜专利网。
- 上一篇:SLAM运算装置和方法
- 下一篇:具有切换负载抑制功能的高速片上精密缓冲器