[实用新型]基于FPGA的打印机芯控制系统有效
申请号: | 201820203339.5 | 申请日: | 2018-02-06 |
公开(公告)号: | CN207764780U | 公开(公告)日: | 2018-08-24 |
发明(设计)人: | 姜小月;张然;徐戈 | 申请(专利权)人: | 上海纳孚通信设备技术有限公司 |
主分类号: | G06F3/12 | 分类号: | G06F3/12 |
代理公司: | 上海领洋专利代理事务所(普通合伙) 31292 | 代理人: | 林寒沁 |
地址: | 201822 上海市嘉定*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型属于机芯控制技术领域,尤其涉及一种打印机芯控制系统。基于FPGA的打印机芯控制系统,包括MCU单元,MCU单元通过FPGA单元连接打印控制接口。实用新型在MCU单元和打印机芯之间增设了FPGA单元,通过FPGA单元强大的接口资源,可以根据不同的打印机芯定制对应时序及配套外围电路。并根据打印机芯的不同,选择性的焊接相应外围电路并实现该机芯的需求。FPGA单元可以兼容大部分的打印机芯,通用性强,而且开发简单,高效。 | ||
搜索关键词: | 打印机芯 控制系统 外围电路 本实用新型 打印控制 机芯控制 接口资源 通用性强 时序 焊接 兼容 增设 配套 开发 | ||
【主权项】:
1.一种基于FPGA的打印机芯控制系统,包括MCU单元,其特征在于:所述MCU单元通过FPGA单元连接打印控制接口;所述FPGA单元内设有打印数据缓存处理模块、打印命令缓存处理模块,所述MCU单元分别提供CLK时钟信号,所述CLK时钟信号通过PLL倍频模块连接打印数据缓存处理模块、打印命令缓存处理模块;所述打印数据缓存处理模块通过SSC总线连接SSC接口、通过数据链路连接所述打印控制接口,所述打印数据缓存处理模块还通过数据通信总线连接EBI总线接口,所述MCU单元分别通过SSC接口连接所述SSC总线、通过EBI总线接口连接所述数据通信总线,所述MCU单元通过所述SSC总线为所述FPGA单元提供时钟和同步信号;所述打印命令缓存处理模块通过命令通信总线连接EBI总线接口、通过命令链路连接所述打印控制接口,所述MCU单元通过EBI总线接口连接命令通信总线,所述FPGA单元将所述MCU单元传送的命令数据转换为打印机芯识别的串行总线协议,并配置打印机芯;所述FPGA单元将所述打印机芯传送的信息传送给所述MCU单元解析。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海纳孚通信设备技术有限公司,未经上海纳孚通信设备技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201820203339.5/,转载请声明来源钻瓜专利网。
- 上一篇:电子设备
- 下一篇:一种异步控制的LED屏幕控制装置