[实用新型]基于PCIE与FPGA结合的多核JTAG调试代理系统有效
申请号: | 201820605360.8 | 申请日: | 2018-04-25 |
公开(公告)号: | CN208596371U | 公开(公告)日: | 2019-03-12 |
发明(设计)人: | 胡晓磊;金予 | 申请(专利权)人: | 北京化工大学 |
主分类号: | G06F11/26 | 分类号: | G06F11/26;G06F15/78 |
代理公司: | 北京细软智谷知识产权代理有限责任公司 11471 | 代理人: | 刘静荣 |
地址: | 100020 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供了一种基于PCIE与FPGA结合的多核JTAG调试代理系统,包括:依次相连的宿主机、JTAG仿真器、目标机,JTAG仿真器包括:PICE IP核、发送和接收模块、BRAM模块、与目标机相连的Process模块、Control模块、FPGA电路单元、PCIE接口。本实用新型通过使用FPGA和PCIE通讯机制加速了调试指令处理、传输速度,并且配合上位机PCIE驱动程序保证数据以DMA方式正确的发送与接受数据。 | ||
搜索关键词: | 本实用新型 代理系统 目标机 多核 发送 调试指令 接收模块 驱动程序 依次相连 上位机 宿主机 传输 配合 保证 | ||
【主权项】:
1.基于PCIE与FPGA结合的多核JTAG调试代理系统,其特征在于,包括:依次相连的宿主机、JTAG仿真器、目标机,JTAG仿真器包括:PICEIP核,与宿主机相连;发送接收模块,与PICE IP核相连,用于传递数据和指令;BRAM模块,用于存储数据;Process模块,用于对BRAM模块的数据进行处理及JTAG指令转换,并且Process模块还包括多核选择调试接口模块和多核JTAG控制器,其中多核JTAG控制器与目标机相连;Control模块,用于控制Process模块及发送接收模块对BRAM模块的读写;FPGA电路单元,用于对JTAG仿真器进行编程;PCIE接口,通过PCIEIP核与宿主机连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京化工大学,未经北京化工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201820605360.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种治具和程序烧录系统
- 下一篇:主机面板检测治具