[实用新型]一种能够减小EMI的时钟扩频电路有效
申请号: | 201820874954.9 | 申请日: | 2018-06-07 |
公开(公告)号: | CN208046590U | 公开(公告)日: | 2018-11-02 |
发明(设计)人: | 吴文明 | 申请(专利权)人: | 深圳市比创达电子科技有限公司;吴文明 |
主分类号: | H03L7/093 | 分类号: | H03L7/093 |
代理公司: | 昆明合众智信知识产权事务所 53113 | 代理人: | 张玺 |
地址: | 518000 广东省深圳市龙*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种能够减小EMI的时钟扩频电路包含输入整形电路、鉴相器、压控振荡器以及输出时钟整形电路,还包含用于对输入信号的频率进行调制、使调制后的信号在所需要的频率附近抖动的扩频调制器;输入整形电路的输出端分出两个支路,其中一支路通过鉴相器连接扩频调制器的输入端,另一支路直接连接扩频调制器另一输入端;扩频调制器通过压控振荡器连接输出时钟整形电路;输出时钟整形电路的输出端分出两个支路,其中一支路输出时钟信号,另一支路通过分频器连接鉴相器的输入端。本实用新型的能够减小EMI的时钟扩频电路能够对时钟的频率进行一定的扩展,从而达到减小EMI的目的,无需外加EMI滤波器,即可EMI满足设计规范,使得系统使用成本降低。 | ||
搜索关键词: | 支路 扩频调制器 减小 扩频电路 输出时钟 整形电路 鉴相器 输入端 输入整形电路 本实用新型 压控振荡器 输出端 分出 调制 输出时钟信号 设计规范 分频器 抖动 | ||
【主权项】:
1.一种能够减小EMI的时钟扩频电路,包含输入整形电路(1)、鉴相器(2)、压控振荡器(4)以及输出时钟整形电路(5),其特征在于:还包含用于对输入信号的频率进行调制、使调制后的信号在所需要的频率附近抖动的扩频调制器(3);所述输入整形电路(1)的输出端分出两个支路,其中一支路通过所述鉴相器(2)连接所述扩频调制器(3)的输入端,另一支路直接连接所述扩频调制器(3)的另一输入端;所述扩频调制器(3)的输出端连接压控振荡器(4)的输入端,压控振荡器(4)的输出端连接所述输出时钟整形电路(5);所述输出时钟整形电路(5)的输出端分出两个支路,其中一支路输出时钟信号,另一支路通过分频器(6)连接所述鉴相器(2)的另一输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市比创达电子科技有限公司;吴文明,未经深圳市比创达电子科技有限公司;吴文明许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201820874954.9/,转载请声明来源钻瓜专利网。