[实用新型]一种应用于可逆逻辑电路的4位进位旁路加法器电路有效
申请号: | 201820910809.1 | 申请日: | 2018-06-13 |
公开(公告)号: | CN208298160U | 公开(公告)日: | 2018-12-28 |
发明(设计)人: | 王仁平;魏榕山;刘东明 | 申请(专利权)人: | 福州大学 |
主分类号: | G06F7/501 | 分类号: | G06F7/501 |
代理公司: | 福州元创专利商标代理有限公司 35100 | 代理人: | 蔡学俊 |
地址: | 350108 福建省福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种应用于可逆逻辑电路的4位进位旁路加法器电路,包括Fediken门电路、第一TOF门电路、第二TOF门电路、第三TOF门电路、第一DPG门电路、第二DPG门电路、第三DPG门电路、第四DPG门电路、以及FG门电路。本实用新型能够减少垃圾位和可逆逻辑门数。 | ||
搜索关键词: | 门电路 本实用新型 加法器电路 电路 可逆逻辑 进位 旁路 可逆逻辑门 应用 垃圾 | ||
【主权项】:
1.一种应用于可逆逻辑电路的4位进位旁路加法器电路,其特征在于:包括Fediken门电路、第一TOF门电路、第二TOF门电路、第三TOF门电路、第一DPG门电路、第二DPG门电路、第三DPG门电路、第四DPG门电路、以及FG门电路;所述4位进位旁路加法器电路的输入包括Cin端、A0端、B0端、A1端、B1端、A2端、B2端、A3端、B3端,所述4位进位旁路加法器电路的输出包括Co3端、S0端、S1端、S2端、以及S3端;所述Fediken门电路与每个DPG门电路均包括输入端A、输入端B、输入端C、输出端P、输出端Q、输出端R;每个TOF门电路均包括输入端A、输入端B、输入端C、输入端D、输出端P、输出端Q、输出端R、输出端S;所述FG门电路包括输入端A、输入端B、输出端P、输出端Q;所述FG门电路的输出端P与所述第一DPG门电路的输入端D相连,所述FG门电路的输出端Q与所述Fediken门电路的输入端B相连;所述第一DPG门电路的输出端S与所述第二DPG门电路的输入端D相连,所述第一DPG门电路的输出端Q与所述第一TOF门电路的输入端B相连,所述第二DPG门电路的输出端S与所述第三DPG门电路的输入端D相连,所述第二DPG门电路的输出端Q与所述第一TOF门电路的输入端A相连,所述第三DPG门电路的输出端S与所述第四DPG门电路的输入端D相连,所述第三DPG门电路的输出端Q与所述第二TOF门电路的输入端B相连,所述第四DPG门电路的输出端S与所述Fediken门电路的输入端C相连,所述第四DPG门电路的输出端Q与所述第二TOF门电路的输入端A相连;所述第一TOF门电路的输出端R与所述第三TOF门电路的输入端B相连,所述第二TOF门电路的输出端R与所述第三TOF门电路的输入端A相连,所述第三TOF门电路的输出端R与所述Fediken门电路的输入端A相连,所述Fediken门电路的输出端Q作为所述4位进位旁路加法器电路的Co3端;所述FG门电路的输入端A作为所述4位进位旁路加法器电路的Cin端;所述第一DPG门电路的输入端A、输入端B、输出端R分别作为所述4位进位旁路加法器电路的A0端、B0端,S0端;所述第二DPG门电路的输入端A、输入端B、输出端R分别作为所述4位进位旁路加法器电路的A1端、B1端、S1端;所述第三DPG门电路的输入端A、输入端B、输出端R分别作为所述4位进位旁路加法器电路的A2端、B2端、S2端;所述第四DPG门电路的输入端A、输入端B、输出端R分别作为所述4位进位旁路加法器电路的A3端、B3端、S3端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州大学,未经福州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201820910809.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种车载专用的音频转USB处理系统
- 下一篇:一种机器人调试用编程器