[实用新型]一种基于以太网传输的FPGA幸运成像装置有效
申请号: | 201821515641.0 | 申请日: | 2018-09-17 |
公开(公告)号: | CN209002059U | 公开(公告)日: | 2019-06-18 |
发明(设计)人: | 李彬华;陈朕;何春;金建辉 | 申请(专利权)人: | 昆明理工大学 |
主分类号: | H04N5/225 | 分类号: | H04N5/225;H04N5/232;H04N7/18 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 650093 云*** | 国省代码: | 云南;53 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种基于以太网传输的FPGA幸运成像装置,属于图像处理技术领域和电子系统技术领域。本实用新型包括上位机、FPGA芯片、以太网芯片、DDR3芯片、VGA接口、VGA显示器;上位机与以太网芯片连接,以太网芯片通过FPGA芯片中的FIFO模块与DDR3芯片连接,FPGA芯片通过VGA接口与VGA显示器连接。本实用新型用以太网来通信,提升传输速度提升了幸运成像技术的处理速度,相较于从内存设备中读取数据,速度提高了很多,设计合理,构思巧妙,实时性好。 | ||
搜索关键词: | 本实用新型 以太网芯片 以太网传输 成像装置 上位机 图像处理技术 成像技术 电子系统 内存设备 实时性好 速度提升 太网 传输 通信 | ||
【主权项】:
1.一种基于以太网传输的FPGA幸运成像装置,其特征在于:包括上位机、FPGA芯片、以太网芯片、DDR3芯片、VGA接口、VGA显示器;所述上位机与以太网芯片连接,以太网芯片通过FPGA芯片中的FIFO模块与DDR3芯片连接,FPGA芯片通过VGA接口与VGA显示器连接;所述上位机用于通过千兆以太网的UDP协议发送图像到以太网芯片;所述以太网芯片用于接收上位机传送过来的图像数据后将数据通过FPGA芯片中的FIFO模块传给DDR3芯片;所述DDR3芯片用于存储图像数据;所述FPGA芯片用于读取DDR3芯片内的图像数据进行幸运成像处理,得到高分辨率图像通过VGA接口发送给VGA显示器进行显示,且通过以太网芯片回传给上位机。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆明理工大学,未经昆明理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821515641.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于农业监测的防尘摄像头
- 下一篇:一种带应急数据保全的摄影设备