[实用新型]低温多晶硅层及薄膜晶体管有效
申请号: | 201821583150.X | 申请日: | 2018-09-27 |
公开(公告)号: | CN208738178U | 公开(公告)日: | 2019-04-12 |
发明(设计)人: | 李立胜;何鹏;颜源 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | H01L21/02 | 分类号: | H01L21/02;H01L29/786;H01L29/10 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 黄威 |
地址: | 430079 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本揭示提供了低温多晶硅层及薄膜晶体管。低温多晶硅层包括基板、至少一缓冲层以及多晶硅层。至少一缓冲层设置在基板上。多晶硅层设置在至少一缓冲层上。多晶硅层包括沟道区域、设置在沟道区域的两侧的两个低掺杂区域、设置在低掺杂区域的外侧的两个高掺杂区域。沟道区域的边缘及至少部分低掺杂区域的厚度小于多晶硅层的其他位置的厚度。本揭示能减少低温多晶硅层对光子的吸收及降低低温多晶硅层的光生漏电流。 | ||
搜索关键词: | 低温多晶硅 多晶硅层 沟道区域 低掺杂 缓冲层 薄膜晶体管 基板 高掺杂 漏电流 光子 吸收 | ||
【主权项】:
1.一种低温多晶硅层,其特征在于,包括:基板;至少一缓冲层,设置在所述基板上;以及多晶硅层,设置在所述至少一缓冲层上,所述多晶硅层包括沟道区域、设置在所述沟道区域的两侧的两个低掺杂区域以及设置在所述低掺杂区域的外侧的两个高掺杂区域,所述沟道区域的边缘及至少部分所述低掺杂区域的厚度小于所述多晶硅层的其他位置的厚度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821583150.X/,转载请声明来源钻瓜专利网。
- 上一篇:多工位电池片划片装置
- 下一篇:半导体薄膜结构
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造