[实用新型]半导体器件有效
申请号: | 201821657256.X | 申请日: | 2018-10-12 |
公开(公告)号: | CN208970499U | 公开(公告)日: | 2019-06-11 |
发明(设计)人: | 仮屋崎修一;土屋惠太;冈安义隆;白井航 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | H01L23/31 | 分类号: | H01L23/31;H01L23/498 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 李辉;董典红 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 半导体器件具有布线衬底,布线衬底上安装有半导体芯片。布线衬底的布线层具有布线。该布线具有在截面图中沿“X”方向延伸的主布线单元和沿“Y”方向延伸的多个子布线单元,并且被供给有电源电位。布线层具有布线。该布线具有在截面图中沿“X”方向延伸的主布线单元和沿“Y”方向延伸的多个子布线单元,并且被供给有参考电位。子布线单元和子布线单元具有端部单元和在与端部单元相对的一侧的端部单元,并且沿“X”方向交替布置在主布线单元之间。过孔布线耦合到端部单元。 | ||
搜索关键词: | 布线 布线单元 端部单元 方向延伸 主布线 衬底 半导体器件 布线层 半导体芯片 布线耦合 参考电位 电源电位 交替布置 | ||
【主权项】:
1.一种半导体器件,其特征在于,包括:半导体芯片,所述半导体芯片具有第一表面、在与所述第一表面相对的一侧上的第一背表面以及布置在所述第一表面上的多个电极;和布线衬底,所述布线衬底具有第一主表面、第二主表面、第一布线层和第二布线层,所述第一主表面上安装有所述半导体芯片,所述第二主表面在与所述第一主表面相对的一侧上,所述第一布线层形成在所述第一主表面和所述第二主表面之间,所述第二布线层形成在所述第一布线层和所述第二主表面之间并且在与所述第一主表面交叉的方向上的截面图中与所述第一布线层相邻,其中,所述第一布线层具有:第一布线,所述第一布线具有第一主布线单元和多个第一子布线单元,所述第一主布线单元在截面图中在第一方向上延伸,所述多个第一子布线单元在与所述第一方向交叉的第二方向上延伸并与所述第一主布线单元交叉,并且所述第一布线被供给有第一电位,第二布线,所述第二布线具有第二主布线单元和多个第二子布线单元,所述第二主布线单元在所述截面图中在所述第一方向上延伸,所述多个第二子布线单元在所述第二方向上延伸并与所述第二主布线单元交叉,并且所述第二布线被供给有与所述第一电位不同的第二电位,其中,所述第一布线的所述第一子布线单元和所述第二布线的所述第二子布线单元:具有第一端部单元和在与所述第一端部单元相对的一侧上的第二端部单元,所述第一端部单元和所述第二端部单元在所述第二方向上穿过所述第一主布线单元或所述第二主布线单元,并且沿所述第一方向交替布置在所述第一主布线单元和所述第二主布线单元之间,其中,所述第二布线具有:第一导体图案,所述第一导体图案与所述第二布线的所述第二主布线单元和所述第一布线的所述第一子布线单元的所述第一端部单元交叠,并且在所述第一方向上延伸,和第二导体图案,所述第二导体图案与所述第一布线的所述第一主布线单元和所述第二布线的所述第二子布线单元的所述第二端部单元交叠,其中,所述第一子布线单元的所述第一端部单元通过多个第一过孔而与所述第一导体图案电耦合,以及其中,所述第二子布线单元的所述第二端部单元通过多个第二过孔而与所述第二导体图案电耦合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821657256.X/,转载请声明来源钻瓜专利网。
- 上一篇:顶针组件和半导体封装设备
- 下一篇:新型多框架复合半导体封装结构