[实用新型]片上系统有效

专利信息
申请号: 201822017399.0 申请日: 2018-11-28
公开(公告)号: CN209168101U 公开(公告)日: 2019-07-26
发明(设计)人: 周清睿;王海力 申请(专利权)人: 京微齐力(北京)科技有限公司
主分类号: G06F15/78 分类号: G06F15/78
代理公司: 北京亿腾知识产权代理事务所(普通合伙) 11309 代理人: 陈霁
地址: 100080 北京市海淀区*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提供一种片上系统,包括:微控制单元MCU,微控制单元MCU包括第一数目个外围设备接口;现场可编程门阵列FPGA,现场可编程门阵列FPGA包括多个输入输出端;第二数目个管脚PIN;第一数目个外围设备接口中的至少一个接口一对一地耦合到多个输入输出端中的第一部分个输入输出端,第二数目个管脚PIN中的至少一个管脚PIN一对一地耦合到多个输入输出端中的空闲的输入输出端中的第二部分个输入输出端;通过配置现场可编程门阵列FPGA,在第一数目个外围设备接口中的任一外围设备接口与第二数目个管脚PIN中的任一管脚之间建立一条通路。通过此系统,能够使MCU完全自定义地封装分配外设接口管脚,由此更好地解决管脚分配的冲突。
搜索关键词: 输入输出端 管脚 外围设备接口 现场可编程门阵列FPGA 微控制单元MCU 片上系统 耦合到 一对一 本实用新型 管脚分配 外设接口 此系统 自定义 封装 空闲 冲突 分配 配置
【主权项】:
1.一种片上系统,包括:微控制单元MCU,所述微控制单元MCU包括第一数目个外围设备接口;现场可编程门阵列FPGA,所述现场可编程门阵列FPGA包括多个输入输出端;第二数目个管脚PIN;所述第一数目个外围设备接口中的至少一个接口一对一地耦合到所述多个输入输出端中的第一部分个输入输出端,所述第二数目个管脚PIN中的至少一个管脚PIN一对一地耦合到所述多个输入输出端中的空闲的输入输出端中的第二部分个输入输出端;通过配置所述现场可编程门阵列FPGA,在所述第一数目个外围设备接口中的任一外围设备接口与所述第二数目个管脚PIN中的任一管脚之间建立一条通路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微齐力(北京)科技有限公司,未经京微齐力(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201822017399.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top