[实用新型]一种非易失性存储器数据保护装置有效
申请号: | 201822074480.2 | 申请日: | 2018-12-11 |
公开(公告)号: | CN209070996U | 公开(公告)日: | 2019-07-05 |
发明(设计)人: | 曾伟军;杨磊 | 申请(专利权)人: | 成都嘉泰华力科技有限责任公司 |
主分类号: | G11C16/10 | 分类号: | G11C16/10 |
代理公司: | 成都金英专利代理事务所(普通合伙) 51218 | 代理人: | 袁英 |
地址: | 610041 四川省成都市高新*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种非易失性存储器数据保护装置,包括处理器、非易失性存储器和现场可编程门阵列FPGA,所述FPGA包括处理器接口电路、非易失性存储器数据保护电路和非易失性存储器接口电路;所述处理器接口电路输入端连接处理器,接收处理器发出的写命令和受保护数据,处理器接口电路的输出端连接非易失性存储器数据保护电路输入端,非易失性存储器数据保护电路输出端连接非易失性存储器接口电路输入端,非易失性存储器接口电路输出端连接非易失性存储器,现场可编程门阵列FPGA用于实现非易失性存储器数据保护指令组和指令发送顺序,能够在一个处理器写周期完成,相对软件编程实现方式提高20倍;使用方便,数据保护无需专门软件编程。 | ||
搜索关键词: | 非易失性存储器 非易失性存储器接口 处理器接口电路 数据保护电路 处理器 现场可编程门阵列FPGA 数据保护装置 输出端连接 数据保护 本实用新型 电路输出端 电路输入端 接收处理器 受保护数据 输入端连接 软件编程 指令发送 专门软件 输入端 写命令 写周期 指令组 编程 电路 | ||
【主权项】:
1.一种非易失性存储器数据保护装置,包括处理器和非易失性存储器,其特征在于,还包括现场可编程门阵列FPGA,所述FPGA包括处理器接口电路、非易失性存储器数据保护电路和非易失性存储器接口电路;所述处理器接口电路输入端连接处理器,接收处理器发出的写命令和受保护数据,处理器接口电路的输出端连接非易失性存储器数据保护电路输入端,非易失性存储器数据保护电路输出端连接非易失性存储器接口电路输入端,非易失性存储器接口电路输出端连接非易失性存储器,现场可编程门阵列FPGA用于实现非易失性存储器数据保护指令组和指令发送顺序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都嘉泰华力科技有限责任公司,未经成都嘉泰华力科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201822074480.2/,转载请声明来源钻瓜专利网。
- 上一篇:基于FinFET的三值SRAM单元电路
- 下一篇:一种仪器仪表用减震底座