[发明专利]基于用于QC-LDPC码的编码/解码的递增循环移位的移位寄存器架构在审
申请号: | 201880082026.1 | 申请日: | 2018-12-19 |
公开(公告)号: | CN111492587A | 公开(公告)日: | 2020-08-04 |
发明(设计)人: | C-Y·杨;J·郭 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 戴开良 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开内容的各方面涉及用于准循环低密度奇偶校验,QC‑LDPC,编码或解码的移位寄存器结构,其执行与QC‑LDPC码的奇偶校验矩阵,P‑矩阵,相对应的循环移位,即P矩阵旋转。P矩阵旋转可以由多个移位寄存器执行,其中各移位寄存器被配置为接收与P矩阵中的各自的列相对应的各自的比特集合。比特可以对应于要利用QC‑LDPC编码来编码的信息比特或者要利用QC‑LDPC解码来解码的编码比特。每周期,移位寄存器可以将它们各自的比特集合递增地旋转(例如,循环移位),以实现与比特位置的数量相对应的各自的单独移位量。各移位寄存器的各自的单独移位量可以小于或等于每周期的最大移位量。在一些示例中,每周期的最大移位量对应于三个比特位置。 | ||
搜索关键词: | 基于 用于 qc ldpc 编码 解码 递增 循环 移位 移位寄存器 架构 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201880082026.1/,转载请声明来源钻瓜专利网。
- 上一篇:利用部分信道穿孔的无线通信
- 下一篇:睡眠阶段预测以及基于此的干预准备
- 同类专利
- 专利分类