[发明专利]基于数控延时占空比校准的参考时钟倍频器电路及方法有效

专利信息
申请号: 201910083226.5 申请日: 2019-01-28
公开(公告)号: CN109818613B 公开(公告)日: 2020-12-08
发明(设计)人: 陈嘉豪;李浩明;王腾佳;郁发新;王志宇 申请(专利权)人: 浙江大学
主分类号: H03L7/16 分类号: H03L7/16;H03K3/017
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 林松海
地址: 310058 浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于数控延时占空比校准的参考时钟倍频器电路及方法。外供时钟信号分别进入缓冲器、数字状态机模块、占空比检测模块,缓冲器输出信号进入占空比调节模块,占空比调节模块的第一输出信号分两路分别进入延时模块和异或门,延时模块的输出信号也进入异或门,异或门输出二倍频信号,占空比调节模块的第二输出信号受到占空比检测模块监控,占空比检测模块比较当前占空比与50%的大小关系,输出占空比指示信号Duty_data到数字状态机模块,数字状态机模块根据Duty_data输入信号执行占空比校准方法,并将该方法的输出控制字调节控制字和抖动控制字输出至占空比调节模块形成环路。该电路相较于传统模拟占空比调节电路具有面积小、功耗低、对应用需求适配性好的特点。
搜索关键词: 基于 数控 延时 校准 参考 时钟 倍频器 电路 方法
【主权项】:
1.一种基于数控延时占空比校准的参考时钟倍频器电路,其特征在于,包括缓冲器、占空比调节模块、数字算法模块、占空比检测模块、延时模块、异或门;外供时钟信号分别进入缓冲器、数字算法模块、占空比检测模块,缓冲器输出信号进入占空比调节模块,占空比调节模块的第一输出信号分两路分别进入延时模块和异或门,其中延时模块的输出信号也进入异或门,异或门输出二倍频信号,占空比调节模块的第二输出信号受到占空比检测模块监控,占空比检测模块比较当前占空比与50%的大小关系,输出占空比指示信号Duty_data到数字算法模块,数字算法模块根据Duty_data输入信号执行算法,并将算法的输出控制字调节控制字和抖动控制字输出至占空比调节模块形成环路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910083226.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top