[发明专利]可定制的多队列DMA接口在审
申请号: | 201910107463.0 | 申请日: | 2019-02-02 |
公开(公告)号: | CN110134623A | 公开(公告)日: | 2019-08-16 |
发明(设计)人: | C·S·塞麻贡德鲁;D·厥;T·余;J·维斯特;H·霍恩格;R·桑卡瓦利 | 申请(专利权)人: | 赛灵思公司 |
主分类号: | G06F13/32 | 分类号: | G06F13/32;G06F13/42 |
代理公司: | 北京市君合律师事务所 11517 | 代理人: | 毛健;徐伊迪 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 这里的示例描述了用于提供可定制的直接存储器存取(DMA)接口的技术,该接口可以允许用户逻辑改变或控制如何执行DMA读取和写入。在一个示例中,DMA引擎可以被硬化(例如,包括由半导体材料形成的电路),其防止DMA引擎像可编程逻辑那样被重新配置。不用改变DMA引擎,用户逻辑可以改变或定制在用户逻辑与DMA引擎之间的DMA接口。这样,DMA引擎执行DMA写入和读取的方式可以通过用户逻辑改变。在一个示例中,DMA引擎包括旁路操作模式,其中与DMA队列相关联的描述符被传递通过DMA引擎并到达用户逻辑。 | ||
搜索关键词: | 用户逻辑 可定制 写入 直接存储器存取 半导体材料 旁路操作模式 读取 可编程逻辑 重新配置 多队列 描述符 电路 硬化 关联 传递 | ||
【主权项】:
1.一种操作直接存储器存取DMA引擎的方法,其特征在于,所述方法包括:在所述DMA引擎处从主机接收第一描述符;在旁路操作模式中,使用DMA接口将所述第一描述符从所述DMA引擎转发到接收逻辑;以及在所述接收逻辑处确定所述第一描述符是否包括以下之一:对应于第一DMA操作的有效载荷和指向所述有效载荷的存储器指针。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910107463.0/,转载请声明来源钻瓜专利网。
- 上一篇:数据采集模块与数据传输模块的数据交互系统
- 下一篇:一种扩展坞