[发明专利]一种基于视频图形阵列VGA时序标准的图像数据生成器在审
申请号: | 201910168803.0 | 申请日: | 2019-03-06 |
公开(公告)号: | CN109981925A | 公开(公告)日: | 2019-07-05 |
发明(设计)人: | 陈海波 | 申请(专利权)人: | 深兰科技(上海)有限公司 |
主分类号: | H04N5/06 | 分类号: | H04N5/06;H04N9/04 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 200336 上海市长宁区威*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请实施例提供一种基于视频图形阵列VGA时序标准的图像数据生成器,用于图像处理相关的FPGA设计和验证。该图像数据生成器,包括:时序信号生成模块,用于生成行同步信号、列同步信号及显示时序段指示信号,其中,所述显示时序段指示信号用于表征所述行同步信号和所述列同步信号是否位于一帧图像的显示时序段;图像生成模块,与所述时序信号生成模块连接,用于在所述显示时序段指示信号为高电平时,输出图像数据。 | ||
搜索关键词: | 显示时序 图像数据生成器 指示信号 时序信号生成模块 视频图形阵列 列同步信号 时序标准 输出图像数据 图像生成模块 行同步信号 同步信号 图像处理 帧图像 高电 成行 验证 申请 | ||
【主权项】:
1.一种基于视频图形阵列VGA时序标准的图像数据生成器,其特征在于,包括:时序信号生成模块,用于生成行同步信号、列同步信号及显示时序段指示信号,其中,所述显示时序段指示信号用于表征所述行同步信号和所述列同步信号是否位于显示时序段;图像生成模块,与所述时序信号生成模块连接,用于在所述显示时序段指示信号为高电平时,输出图像数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深兰科技(上海)有限公司,未经深兰科技(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910168803.0/,转载请声明来源钻瓜专利网。
- 上一篇:图像处理方法及装置
- 下一篇:显示装置、接收装置和方法及计算机可读存储介质