[发明专利]一种提高容值和耐压的叠状电容的制作方法有效
申请号: | 201910193926.X | 申请日: | 2019-03-13 |
公开(公告)号: | CN110071096B | 公开(公告)日: | 2021-09-10 |
发明(设计)人: | 詹智梅;林豪;肖俊鹏;王潮斌;陈东仰;郑育新;林张鸿;林伟铭 | 申请(专利权)人: | 福建省福联集成电路有限公司 |
主分类号: | H01L23/64 | 分类号: | H01L23/64;H01L21/02 |
代理公司: | 福州市景弘专利代理事务所(普通合伙) 35219 | 代理人: | 林祥翔;徐剑兵 |
地址: | 351117 福建省莆*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种提高容值和耐压的叠状电容的制作方法,其中方法包括如下步骤:在半导体器件的绝缘区域制作第一层金属;在第一层金属上制作第一层介电层,在第一层介电层上位于第一层金属上表面的一侧开第一通孔;在第一层介电层上制作第二层金属,第二层金属分割为大小两部分,第二层金属小的部分通过第一通孔与第一层金属连接;沉积氮化物层;在第二层金属上制作第二层介电层,在第二层介电层开第二通孔和第三通孔,所述第二通孔在第一通孔上方,第三通孔在第一层金属上方相对于第一通孔的一侧。本发明可以实现电容的耐压增加以及增加电容的容值。 | ||
搜索关键词: | 一种 提高 耐压 电容 制作方法 | ||
【主权项】:
1.一种提高容值和耐压的叠状电容制作方法,其特征在于,包括如下步骤:在半导体器件的绝缘区域制作第一层金属;在第一层金属上制作第一层介电层,在第一层介电层上位于第一层金属上表面的一侧开第一通孔;在第一层介电层上制作第二层金属,第二层金属分割为大小两部分,第二层金属小的部分通过第一通孔与第一层金属连接;沉积氮化物层;在第二层金属上制作第二层介电层,在第二层介电层开第二通孔和第三通孔,所述第二通孔在第一通孔上方,第三通孔在第一层金属上方相对于第一通孔的一侧;在第一层介电层上制作第三层金属,第三层金属分割为大小两部分,第三层金属大的部分通过第二通孔与第二层金属小的部分连接,第三层金属小的部分通过第三通孔与第二层金属大的部分连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建省福联集成电路有限公司,未经福建省福联集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910193926.X/,转载请声明来源钻瓜专利网。
- 上一篇:杂环化合物和电子装置
- 下一篇:半导体模块及集成式双面冷却型半导体装置