[发明专利]基于阻变存储器的逻辑门、逻辑电路及计算方法有效
申请号: | 201910205303.X | 申请日: | 2019-03-18 |
公开(公告)号: | CN110007897B | 公开(公告)日: | 2021-01-26 |
发明(设计)人: | 崔小乐;马野;张魁民 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | G06F7/575 | 分类号: | G06F7/575;H03K19/17704 |
代理公司: | 深圳新创友知识产权代理有限公司 44223 | 代理人: | 黄议本 |
地址: | 518000 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了基于阻变存储器的逻辑门、逻辑电路及计算方法。所述逻辑门包括阻变存储单元、分压电阻,所述阻变存储单元的一端与所述分压电阻的一端共同连接到电路的电压输出端,所述阻变存储单元的另一端用于接地或者用于输入信号,所述分压电阻的另一端为电压输入端;所述阻变存储单元包括一个或多个串联或并联在一起的阻变存储器,所述阻变存储器的低阻态电阻值远小于所述分压电阻的阻值,所述阻变存储器的高阻态电阻值远大于所述分压电阻的阻值。所述逻辑电路基于所述逻辑门。所述计算方法基于所述逻辑门或者所述逻辑电路。本发明能最大地缩减电路的运算步数,同时减少逻辑运算单元外围控制单元的复杂性。 | ||
搜索关键词: | 基于 存储器 逻辑 逻辑电路 计算方法 | ||
【主权项】:
1.基于阻变存储器的逻辑门,其特征在于:包括阻变存储单元、分压电阻,所述阻变存储单元的一端与所述分压电阻的一端共同连接到电路的电压输出端,所述阻变存储单元的另一端用于接地或者用于输入信号,所述分压电阻的另一端为电压输入端;所述阻变存储单元包括一个或多个串联或并联在一起的阻变存储器,所述阻变存储器的低阻态电阻值远小于所述分压电阻的阻值,所述阻变存储器的高阻态电阻值远大于所述分压电阻的阻值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910205303.X/,转载请声明来源钻瓜专利网。
- 上一篇:具有时钟选通的用于执行矩阵乘法的硬件单元
- 下一篇:教育共享服务平台系统