[发明专利]一种数据读写同步电路及数据读写方法有效

专利信息
申请号: 201910211358.1 申请日: 2019-03-20
公开(公告)号: CN110045782B 公开(公告)日: 2023-07-04
发明(设计)人: 赵锋 申请(专利权)人: 上海华虹宏力半导体制造有限公司
主分类号: G06F1/12 分类号: G06F1/12
代理公司: 上海浦一知识产权代理有限公司 31211 代理人: 戴广志
地址: 201203 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种数据读写同步电路及数据读写方法,置高REQ_T脉冲信号一个TCLK时钟信号周期,使第五D触发器输出高电平信号;高电平信号经RCLK时钟信号时钟域同步后输出REQ_R信号;REQ_R信号被抬高,RCLK时钟信号的时钟域读取数据;待RCLK时钟信号的时钟域读取数据完毕后,使ACK_R脉冲信号置高;第五D触发器中的信号被清除,ACK_T信号变为低电平,数据读写完毕。本发明的数据读写同步电路中控制信号由D触发器和复位寄存器锁存,数据发送端发出请求,接收端清除,特别适合数据发送端进入锁存模式,实现无等待处理,避免出现错误数据,保证了数据的可靠传输。
搜索关键词: 一种 数据 读写 同步 电路 方法
【主权项】:
1.一种数据读写同步电路,其特征在于,至少包括:由TCLK时钟信号控制的第一、第二D触发器;所述第一D触发器的数据输入端D连接于所述第二D触发器的Q输出端;由RCLK时钟信号控制的第三、第四D触发器;所述第三D触发器的Q输出端连接于所述第四D触发器的数据输入端D;所述第二D触发器的数据输入端D连接于所述第三D触发器的数据输入端D;由REQ_T脉冲信号控制的第五D触发器以及由ACK_R脉冲信号控制的复位寄存器;所述第五D触发器的Q输出端连接于所述第二、第三D触发器的数据输入端D以及所述复位寄存器的复位清零端;所述复位寄存器的Q输出端连接于所述第五D触发器的复位清零端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910211358.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top