[发明专利]一种可重构计算存储融合闪存控制系统在审

专利信息
申请号: 201910270078.8 申请日: 2019-04-04
公开(公告)号: CN109947694A 公开(公告)日: 2019-06-28
发明(设计)人: 邱赐云;王雨雷;吴佳;陈佳 申请(专利权)人: 上海威固信息技术股份有限公司
主分类号: G06F15/78 分类号: G06F15/78
代理公司: 上海海贝律师事务所 31301 代理人: 王文锋
地址: 201702 上海市青*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种可重构计算存储融合闪存控制系统,包括主机接口和闪存介质接口,嵌入式处理器、缓存和存储控制器,片内FLASH,NVSRAM,嵌入式FPGA,各硬件模块挂载在内部总线上,通过内部总线进行通信。嵌入式FPGA,用于计算任务的硬件加速,通过在软件环境下生成比特流文件和重烧录,改变嵌入式FPGA的内部结构、布局布线,实现不同的功能,实现可重构的硬件加速功能。本发明解决了计算与存储分离带来的带宽墙、功耗高问题,以及芯片流片功能固化的技术问题,具有可编程、设计灵活、可在线升级和二次开发等优点,可以实现存储内的计算,减少数据移动,降低功耗;芯片硬件可重构,支持实现不同的功能。
搜索关键词: 可重构 嵌入式 闪存控制系统 计算存储 内部总线 硬件加速 存储 缓存 嵌入式处理器 比特流文件 存储控制器 二次开发 功能固化 降低功耗 软件环境 闪存介质 数据移动 芯片硬件 硬件模块 在线升级 主机接口 融合 可编程 布线 功耗 挂载 流片 烧录 带宽 芯片 灵活 通信
【主权项】:
1.一种可重构计算存储融合闪存控制系统,包括主机接口和闪存介质接口,嵌入式处理器、缓存和存储控制器,片内FLASH,NVSRAM,其特征在于,包括:嵌入式FPGA,其中各硬件模块挂载在内部总线上,并通过内部总线进行通信;所述主机接口和闪存介质接口,分别用于实现与主机的通信、与闪存介质的通信;所述嵌入式处理器与缓存用于执行接口协议转换、闪存固件算法以及控制任务,所述存储控制器用于实现片外RAM存储资源的读写控制;所述片内FLASH,用于实现固件程序的存储;所述NVSRAM,用于无需电池即可提供可靠的非易失数据存储功能;所述嵌入式FPGA,用于计算任务的硬件加速,通过在软件环境下生成比特流文件和重烧录,改变嵌入式FPGA的内部结构、布局布线,实现可重构的硬件加速功能。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海威固信息技术股份有限公司,未经上海威固信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910270078.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top