[发明专利]一种FPGA验证设备在审

专利信息
申请号: 201910291056.X 申请日: 2019-04-11
公开(公告)号: CN110188009A 公开(公告)日: 2019-08-30
发明(设计)人: 李盛杰 申请(专利权)人: 航天科工防御技术研究试验中心
主分类号: G06F11/22 分类号: G06F11/22;G06F11/26
代理公司: 北京风雅颂专利代理有限公司 11403 代理人: 李弘
地址: 100085*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种FPGA验证设备,包括:子板,母板。子板与被测的FPGA芯片通过插座电连接;子板包括复位模块、时钟模块、配置模块和第一接口;所述复位模块用于将所述FPGA芯片恢复至起始工作状态;所述时钟模块为所述FPGA芯片提供不同时钟频率;所述配置模块提供所述FPGA芯片运行的程序;所述第一接口通过所述子板的PCB布线与所述插座电连接;所述母版包括:通过所述母版的PCB布线电连接的第三接口和第四接口;所述第三接口与外设电连接;所述第四接口与所述第一接口电连接。验证板采用子母板结构,有效解决FPGA复杂验证难题。
搜索关键词: 电连接 子板 复位模块 配置模块 时钟模块 验证设备 插座 母版 起始工作状态 接口电连接 时钟频率 有效解决 验证板 子母板 母板 外设 验证 恢复
【主权项】:
1.一种FPGA验证设备,其特征在于,包括:子板,母板;所述子板与被测的FPGA芯片通过插座电连接;所述子板包括复位模块、时钟模块、配置模块和第一接口;所述复位模块用于将所述FPGA芯片恢复至起始工作状态;所述时钟模块为所述FPGA芯片提供不同时钟频率;所述配置模块提供所述FPGA芯片运行的程序;所述第一接口通过所述子板的PCB布线与所述插座电连接;所述母版包括:通过所述母版的PCB布线电连接的第三接口和第四接口;所述第三接口与外设电连接;所述第四接口与所述第一接口电连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于航天科工防御技术研究试验中心,未经航天科工防御技术研究试验中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910291056.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top