[发明专利]使用深度神经网络优化固态驱动器的性能的系统和方法有效
申请号: | 201910302894.2 | 申请日: | 2019-04-16 |
公开(公告)号: | CN110389909B | 公开(公告)日: | 2022-03-15 |
发明(设计)人: | R.P.卡夏尔;S.P.奥拉里格;V.辛哈;Z.古兹 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;G06N3/04;G06N3/08 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种数据存储设备的控制器包括:主机接口,提供到主机计算机的接口;闪存转换层(FTL),将逻辑块地址(LBA)转换为与输入/输出(I/O)请求相关联的物理块地址(PBA);闪存接口,提供到闪存介质的接口,以访问存储在闪存介质上的数据;以及一个或多个深度神经网络(DNN)模块,用于预测主机计算机的I/O访问模式。一个或多个DNN模块向FTL提供与从主机计算机接收的一个或多个过去的I/O请求和当前I/O请求相关联的一个或多个预测输出,并且一个或多个预测输出包括跟随在当前I/O请求之后的至少一个预测的I/O请求。FTL预取存储在闪存介质中的与至少一个预测的I/O请求相关联的数据。 | ||
搜索关键词: | 使用 深度 神经网络 优化 固态 驱动器 性能 系统 方法 | ||
【主权项】:
1.一种数据存储设备的控制器,包括:主机接口,提供到主机计算机的接口;闪存转换层(FTL),将逻辑块地址(LBA)转换为与经由主机接口从主机计算机接收的输入/输出(I/O)请求相关联的物理块地址(PBA);闪存接口,提供到数据存储设备的闪存介质的接口,以访问存储在数据存储设备的闪存介质上的数据;以及一个或多个深度神经网络(DNN)模块,用于预测主机计算机的I/O访问模式,其中,所述主机接口向一个或多个DNN模块提供一个或多个输入向量,一个或多个DNN模块向FTL提供一个或多个预测输出,所述一个或多个预测输出与使用一个或多个输入向量从主机计算机接收的一个或多个过去的I/O请求以及当前I/O请求相关联,并且其中,所述一个或多个预测输出包括跟随在当前I/O请求之后的至少一个预测的I/O请求,并且其中,FTL预取存储在闪存介质中的与至少一个预测的I/O请求相关联的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910302894.2/,转载请声明来源钻瓜专利网。