[发明专利]一种功耗自动调节时域比较器在审
申请号: | 201910412273.X | 申请日: | 2019-05-17 |
公开(公告)号: | CN110266310A | 公开(公告)日: | 2019-09-20 |
发明(设计)人: | 谢良波;聂伟;杨小龙;王勇;何维;周牧;田增山 | 申请(专利权)人: | 重庆邮电大学 |
主分类号: | H03M1/00 | 分类号: | H03M1/00;H03K5/24;H03M1/12;H03M1/46 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 400065*** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种功耗自动调节时域比较器,具体包括:比较控制信号、第一输入信号、第二输入信号、电平输出端、计数值输出端、第一与非门、第二与非门、正向输入缓冲器链、反相输入缓冲器链和计数器。本发明的时域比较器电路,不仅可以比较两个输入信号的相对大小,同时可提供两个输入信号的绝对大小信息;同时,该比较器电路的功耗可随两个输入信号的相对差值大小自动调节。 | ||
搜索关键词: | 时域比较器 功耗 与非门 比较控制信号 计数器 比较器电路 电平输出端 输入缓冲器 大小信息 反相输入 缓冲器链 输出端 正向 电路 | ||
【主权项】:
1.一种功耗自动调节时域比较器,其特征在于,包括:比较控制信号、第一输入信号、第二输入信号、电平输出端、计数值输出端、第一与非门、第二与非门、正向输入缓冲器链、反相输入缓冲器链和计数器;其中:所述正向输入缓冲器链(B1)和所述反相输入缓冲器链(B2)均由N个二输入信号控制的缓冲器级联组成,N为正整数;其中:所述二输入信号控制的缓冲器,含有:三个PMOS管:第一PMOS管(MP1)、第二PMOS管(MP2)和第三PMOS管(MP3);三个NMOS管:第一NMOS管(MN1)、第二NMOS管(MN2)和第三NMOS管(MN3);其中:所述第一PMOS管(MP1)的源极及所述第三PMOS管(MP3)的源极与参考电源(VDD)耦接,所述第一PMOS管(MP1)的栅极与第一控制信号(Vp)耦接,所述第一PMOS管(MP1)的漏极与所述第二PMOS管(MP2)的源极耦接,所述第二PMOS管(MP2)的栅极及所述第一NMOS管(MN1)的栅极与所述二输入信号控制的缓冲器的输入端(in)耦接,所述第一NMOS管(MN1)的源极及所述第三NMOS管(MN3)的源极与地(Gnd)耦接,所述第二PMOS管(MP2)的漏极、所述第一NMOS管(MN1)的漏极、所述第三PMOS管(MP3)的栅极及所述第二NMOS管(MN2)的栅极耦接,所述第三PMOS管(MP3)的漏极及所述第二NMOS管(MN2)的漏极与所述二输入信号控制的缓冲器的输出端(out)耦接,所述第三NMOS管(MN3)的栅极与所述二输入信号控制的缓冲器的第二控制信号(Vn)耦接,所述第二NMOS管(MN2)的源极与所述第三NMOS管(MN3)的漏极耦接;所述第一与非门(G1)的第一输入端(C)及所述第二与非门(G2)的第一输入端(F)与所述比较控制信号(S)耦接,所述第一与非门(G1)的输出端与所述正向输入缓冲器链(B1)的输入端耦接,所述正向输入缓冲器链(B1)的第一控制信号(Vp)及所述反向输入缓冲器链(B2)的第二控制信号(Vn)与所述第一输入信号(Vip)耦接,所述正向输入缓冲器链(B1)的第二控制信号(Vn)及所述反向输入缓冲器链(B2)的第一控制信号(Vp)与所述第二输入信号(Vin)耦接,所述正向输入缓冲器链(B1)的输出端(Vout)及所述第二与非门的第二输入端(E)与所述计数器的时钟输入端(C)耦接,所述第二与非门的输出端与所述反向输入缓冲器链(B2)的输入端耦接,所述反向输入缓冲器链(B2)的输出端与所述第一与非门的第二输入端(D)耦接,所述计数器的复位端(R)与所述比较控制信号(S)的反信号(SN)耦接,所述电平输出端即为所述正向输入缓冲器链(B1)的输出端(Vout),所述计数值输出端(Count)即为所述计数器的输出端(Q)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆邮电大学,未经重庆邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910412273.X/,转载请声明来源钻瓜专利网。