[发明专利]一种提升DDR器件测试速率的装置在审

专利信息
申请号: 201910482312.3 申请日: 2019-06-04
公开(公告)号: CN110379454A 公开(公告)日: 2019-10-25
发明(设计)人: 石雪梅 申请(专利权)人: 航天科工防御技术研究试验中心
主分类号: G11C29/56 分类号: G11C29/56
代理公司: 北京风雅颂专利代理有限公司 11403 代理人: 李弘
地址: 100085*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种提升DDR器件测试速率的装置,其特征在于,包括:软件单元、硬件单元和切换电路;软件单元:用于据系统信号可定义多个驱动沿特性将第一待写入控制信号、数据信号和地址信号的时钟频率提升一倍,获得第二待写入控制信号、数据信号和地址信号,并将所述第二待写入控制信号、数据信号和地址信号输入所述硬件单元;硬件单元:用于将第二待写入控制信号、数据信号和地址信号时钟频率提高一倍获得第三待写入控制信号、数据信号和地址信号,并将所述第三待写入控制信号、数据信号和地址信号输入所述切换电路;切换电路:用于将所述第三待写入控制信号、数据信号和地址信号写入DDR器件;再通过切换电路将DDR器件响应数据信号输出到测试系统。
搜索关键词: 写入控制信号 数据信号 地址信号 硬件单元 电路 地址信号输入 软件单元 时钟频率 响应数据信号 测试系统 系统信号 测试 写入 驱动 输出
【主权项】:
1.一种提升DDR器件测试速率的装置,其特征在于,包括:软件单元、硬件单元和切换电路;软件单元:用于据系统信号可定义多个驱动沿特性将第一待写入控制信号、数据信号和地址信号的时钟频率提升一倍,获得第二待写入控制信号、数据信号和地址信号,并将所述第二待写入控制信号、数据信号和地址信号输入所述硬件单元;硬件单元:用于将第二待写入控制信号、数据信号和地址信号时钟频率提高一倍获得第三待写入控制信号、数据信号和地址信号,并将所述第三待写入控制信号、数据信号和地址信号输入所述切换电路;切换电路:用于将所述第三待写入控制信号、数据信号和地址信号写入DDR器件;将DDR器件响应数据信号输出到测试系统。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于航天科工防御技术研究试验中心,未经航天科工防御技术研究试验中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910482312.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top