[发明专利]TBR架构的帧缓存写回方法、装置及计算机存储介质有效
申请号: | 201910490322.1 | 申请日: | 2019-06-06 |
公开(公告)号: | CN110223369B | 公开(公告)日: | 2023-06-06 |
发明(设计)人: | 马栋;卢通 | 申请(专利权)人: | 西安芯瞳半导体技术有限公司 |
主分类号: | G06T15/00 | 分类号: | G06T15/00;G06T1/60 |
代理公司: | 西安维英格知识产权代理事务所(普通合伙) 61253 | 代理人: | 李斌栋;沈寒酉 |
地址: | 710065 陕西省西安市高新区丈八*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种TBR架构的帧缓存写回方法、装置及计算机存储介质;该方法可以包括:按照当前图像片段帧的Tile尺寸将当前帧划分为至少一个操作Tile网格单位;其中,每个操作Tile网格单位包括至少一个子Tile网格,且每个子Tile网格包括多个Tile;按照操作Tile网格单位的划分顺序,根据各所述操作Tile网格单位内所包含的子Tile网络的数据写入状态分别确定对各所述操作Tile网格单位是否写回。 | ||
搜索关键词: | tbr 架构 缓存 方法 装置 计算机 存储 介质 | ||
【主权项】:
1.一种基于分块渲染TBR架构的帧缓存写回方法,其特征在于,所述方法应用于光栅化处理单元ROP内的写回模块,所述方法包括:按照当前图像片段帧的Tile尺寸将当前帧划分为至少一个操作Tile网格单位;其中,每个操作Tile网格单位包括至少一个子Tile网格,且每个子Tile网格包括多个Tile;按照操作Tile网格单位的划分顺序,根据各所述操作Tile网格单位内所包含的子Tile网络的数据写入状态分别确定对各所述操作Tile网格单位是否写回。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安芯瞳半导体技术有限公司,未经西安芯瞳半导体技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910490322.1/,转载请声明来源钻瓜专利网。