[发明专利]用于指令处理的处理器核、方法和系统有效
申请号: | 201910549000.X | 申请日: | 2011-12-23 |
公开(公告)号: | CN110471699B | 公开(公告)日: | 2023-07-28 |
发明(设计)人: | E·乌尔德-阿迈德-瓦尔;R·凡伦天;J·考博尔;B·L·托尔;M·J·查尼 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F21/62;G06F21/70 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种装置,包括用于执行第一指令和第二指令的执行单元。该执行单元包括输入寄存器空间,该输入寄存器空间用于存储在执行第一指令时要复制的第一数据结构,且用于存储在执行第二指令时要复制的第二数据结构。第一和第二数据结构均是紧缩数据结构。第一紧缩数据结构的数据值是第二紧缩数据结构的数据值的两倍大。该执行单元还包括复制逻辑电路,用于在执行第一指令时复制第一数据结构以创建第一复制数据结构,并用于在执行第二数据指令时复制第二数据结构以创建第二复制数据结构。该执行单元还包括掩码逻辑电路,用于在第一粒度下对第一复制数据结构进行掩码操作,并在第二粒度下对第二复制数据结构进行掩码操作。第二粒度是第一粒度的一半。 | ||
搜索关键词: | 用于 指令 处理 处理器 方法 系统 | ||
【主权项】:
1.一种装置,包括:/n执行单元,用于执行第一指令和第二指令,所述执行单元包括以下部件:/ni)输入寄存器空间,用于存储在执行所述第一指令时要复制的第一数据结构,并用于存储在执行所述第二指令时要复制的第二数据结构,所述第一和第二数据结构均为打包数据结构,所述第一打包数据结构的数据值是所述第二打包数据结构的数据值的两倍大;/nii)复制逻辑电路,用于在执行所述第一指令时复制所述第一数据结构以创建第一复制数据结构,并用于在执行所述第二指令时复制所述第二数据结构以创建第二复制数据结构;/niii)掩码逻辑电路,用于在第一粒度下对所述第一复制数据结构进行掩码操作,并在第二粒度下对所述第二复制数据结构进行掩码操作,所述第二粒度是所述第一粒度的一半。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910549000.X/,转载请声明来源钻瓜专利网。