[发明专利]一种写时钟延迟调整方法及电路在审
申请号: | 201910577415.8 | 申请日: | 2019-06-28 |
公开(公告)号: | CN110310685A | 公开(公告)日: | 2019-10-08 |
发明(设计)人: | 李乾男 | 申请(专利权)人: | 西安紫光国芯半导体有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 西安智邦专利商标代理有限公司 61211 | 代理人: | 王少文 |
地址: | 710055 陕西省西安市高新区软件*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 为了解决现有GDDR6的写时钟到时钟校准方式会导致写时钟周期丢失从而造成校准结果错误的技术问题,本发明提供了一种写时钟延迟调整方法及电路。本发明采用时钟门控单元来关掉相位调整时的写时钟信号,在相位调整完成后再重新使能写时钟信号,关掉写时钟信号的周期数目在quad data rate(写时钟)模式下是2的整数倍,在double data rate(写时钟)模式下是4的整数倍,不会出现小于写时钟信号半周期的脉宽,避免了由于脉宽变窄而导致GDDR6的接收端无法识别脉宽的情况发生,并且能够保证恢复写时钟信号后,分频器相位与之前相同,edc反馈结果不会出现错误,校准结果准确可信。 | ||
搜索关键词: | 写时钟 写时钟信号 脉宽 相位调整 校准结果 延迟调整 整数倍 电路 时钟门控单元 反馈结果 时钟校准 周期丢失 半周期 分频器 接收端 变窄 使能 可信 恢复 保证 | ||
【主权项】:
1.一种写时钟延迟调整方法,其特征在于,所述方法用于写时钟到时钟校准;包括步骤:1)关掉N个周期的写时钟信号,N=m×n,m为正整数,n为写时钟信号被分频的分频数;2)调整写时钟信号的相位;3)重新使能写时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安紫光国芯半导体有限公司,未经西安紫光国芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910577415.8/,转载请声明来源钻瓜专利网。