[发明专利]一种基于FPGA TDC的数据采集同步装置及方法在审
申请号: | 201910588356.4 | 申请日: | 2019-06-27 |
公开(公告)号: | CN110445493A | 公开(公告)日: | 2019-11-12 |
发明(设计)人: | 曹平;黄锡汝;安琪;解立坤 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | H03M1/12 | 分类号: | H03M1/12;H03M1/10;H03M1/06 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周天宇 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于FPGA TDC的数据采集同步装置及方法,装置包括:采样模块(1),用于根据采样时钟对输入的模拟波形进行模数转换产生采样点数据;接收模块(2),用于在触发信号到来后,根据工作时钟接收采样点数据,其中,工作时钟由采样时钟分频产生;延时链(3),用于对触发信号进行延时;锁存模块(4),用于在工作时钟上升沿到来时,锁存延时后的触发信号;编码模块(5),用于计算锁存的延时后的触发信号与工作时钟上升沿之间的时间间隔;同步模块(6),用于根据时间间隔对采样点数据进行移点同步。通过测量触发信号与触发后的第一个工作时钟上升沿的时间间隔,可以消除由于工作时钟间的相位差异引起的多采集板卡的同步偏差。 | ||
搜索关键词: | 工作时钟 触发信号 上升沿 采样点数 采样时钟 数据采集 同步装置 延时 测量触发信号 编码模块 采集板卡 采样模块 接收采样 接收模块 模拟波形 模数转换 锁存模块 锁存延时 同步模块 同步偏差 相位差异 点数据 延时链 触发 分频 锁存 | ||
【主权项】:
1.一种基于FPGA TDC的数据采集同步装置,包括:采样模块(1),用于根据采样时钟对输入的模拟波形进行模数转换产生采样点数据;接收模块(2),用于在触发信号到来后,根据工作时钟接收所述采样点数据,其中,所述工作时钟由所述采样时钟分频产生;延时链(3),用于对所述触发信号进行延时;锁存模块(4),用于在所述工作时钟上升沿到来时,锁存所述延时后的触发信号;编码模块(5),用于计算所述锁存的延时后的触发信号与所述工作时钟上升沿之间的时间间隔;同步模块(6),用于根据所述时间间隔对所述采样点数据进行移点同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910588356.4/,转载请声明来源钻瓜专利网。