[发明专利]嵌入式FPGA集群智能计算平台硬件框架有效

专利信息
申请号: 201910685499.7 申请日: 2019-07-27
公开(公告)号: CN110515889B 公开(公告)日: 2022-12-13
发明(设计)人: 刘红伟;潘灵;贾明权;邵龙;梁超广;林勤;吴明钦;张昊 申请(专利权)人: 西南电子技术研究所(中国电子科技集团公司第十研究所)
主分类号: G06F15/78 分类号: G06F15/78;G06F13/40;G06F13/42
代理公司: 成都九鼎天元知识产权代理有限公司 51214 代理人: 舒盛
地址: 610036 四川*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开的一种嵌入式FPGA集群智能计算平台硬件框架,旨在提出一种能够灵活调度计算资源,应用模型更换方便的硬件框架。本发明通过下述技术方案予以实现:运行系统框架软件的主节点通过簇控制类总线将簇节点信息管理包、算法模型包、配置参数和簇节点状态回传包下发到各个簇节点;接收并解析各簇节点信息管理包、算法模型包和配置参数包。控制类处理器将应用算法模型部署到簇节点,并通过应用算法启停控制模块来控制算法模型的启停;通过模型参数通道的AXI总线传输算法模型参数到簇节点的大规模逻辑计算单元节点;每个大规模计算单元运行应用算法模型的业务数据,从数据源中输入,计算处理完的数据通过业务数据总线发送回数据源。
搜索关键词: 嵌入式 fpga 集群 智能 计算 平台 硬件 框架
【主权项】:
1.嵌入式FPGA集群智能计算平台硬件框架,包括:分为主节点、簇节点和数据源三部分的嵌入式FPGA集群智能计算平台,其特征在于:运行系统框架软件的主节点通过簇控制类总线将簇节点信息管理包、算法模型包、配置参数和簇节点状态回传包下发到各个簇节点;接收并解析各簇节点信息管理包、算法模型包和配置参数包的各个簇节点的控制类处理器,通过配置管理总线将应用算法模型1、应用算法模型2···应用算法模型n部署到簇节点内部的大规模逻辑计算单元节点1、大规模逻辑计算单元节点2···大规模逻辑计算单元节点n,并通过应用算法启停控制模块来控制应用算法模型的启停;各个簇节点通过配置管理总线将应用算法模型1、应用算法模型2···应用算法模型n运行需要的算法参数,通过模型参数通道的AXI总线传输到簇节点内部的大规模逻辑计算单元节点1、大规模逻辑计算单元节点2···大规模逻辑计算单元节点n;每个大规模计算单元运行算法模型时的业务数据通过业务数据总线从数据源中输入,计算处理完的数据通过业务数据总线发送回数据源。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西南电子技术研究所(中国电子科技集团公司第十研究所),未经西南电子技术研究所(中国电子科技集团公司第十研究所)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910685499.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top