[发明专利]输入缓冲器、差分输入缓冲器以及集成电路在审

专利信息
申请号: 201910689992.6 申请日: 2019-07-29
公开(公告)号: CN110380699A 公开(公告)日: 2019-10-25
发明(设计)人: 许建超;夏书香;陈世超;许志玲 申请(专利权)人: 深圳市锐能微科技有限公司
主分类号: H03F3/45 分类号: H03F3/45;H03F1/00
代理公司: 深圳中一联合知识产权代理有限公司 44414 代理人: 袁哲
地址: 518000 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种输入缓冲器、差分输入缓冲器以及集成电路,输入缓冲器包括同向或反向串联在电源和公共电位之间的电流源、由第一晶体管构成的主源跟随器以及由至少一个第二晶体管构成的辅源跟随器,所述第一晶体管和所述第二晶体管的栅极共接作为输入缓冲器的输入,所述电流源和所述主源跟随器之间的共接点作为所述输入缓冲器的输出。利用不同晶体管构成两个源跟随器,其中一个作为主源跟随器,另一个作为辅源跟随器,辅源跟随器的作用是消除主源跟随器的沟道长度调制效应,从而大幅度提高主源跟随器的线性度和增益精度。
搜索关键词: 输入缓冲器 源跟随器 晶体管 跟随器 主源 电流源 集成电路 沟道长度调制效应 反向串联 公共电位 共接点 线性度 共接 同向 电源 输出
【主权项】:
1.一种输入缓冲器,其特征在于,包括同向或反向串联在电源和公共电位之间的电流源、由第一晶体管构成的主源跟随器以及由至少一个第二晶体管构成的辅源跟随器,所述第一晶体管和所述第二晶体管的栅极共接作为输入缓冲器的输入,所述电流源和所述主源跟随器之间的共接点作为所述输入缓冲器的输出,所述辅源跟随器用于消除所述主源跟随器的沟道长度调制效应。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市锐能微科技有限公司,未经深圳市锐能微科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910689992.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top