[发明专利]侧墙结构的制造方法、侧墙结构及半导体器件有效
申请号: | 201910742964.6 | 申请日: | 2019-08-13 |
公开(公告)号: | CN110504163B | 公开(公告)日: | 2021-10-15 |
发明(设计)人: | 曹欣雨;曹坚;张亮 | 申请(专利权)人: | 上海华力集成电路制造有限公司 |
主分类号: | H01L21/28 | 分类号: | H01L21/28;H01L21/336 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 郭四华 |
地址: | 201203 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及侧墙结构的制造方法、侧墙结构及半导体器件,涉及半导体集成电路制造技术,在侧墙的形成过程中,通过首先沉积一层氧化硅层和氮化硅层,然后进行第一次刻蚀工艺,刻蚀掉多晶硅栅结构顶部的氮化硅层,形成初始侧墙,然后继续沉积一层氮化硅层,再对氮化硅层进行刻蚀,形成二次侧墙,氧化硅层、初始侧墙和二次侧墙共同构成侧墙结构,如此可在保证侧墙厚度的同时,不会造成相邻侧墙底部连接的问题,且能获得较好的晶圆面内均一性,且工艺过程简单,易控制,成本低廉。 | ||
搜索关键词: | 结构 制造 方法 半导体器件 | ||
【主权项】:
1.一种侧墙结构的制造方法,其特征在于,包括:/nS1:提供一半导体衬底,在半导体衬底上包括由隔离结构隔离出的多个有源区,在有源区内形成阱结构,并在阱结构区域的半导体衬底表面形成多晶硅栅结构;/nS2:依次淀积一层氧化硅层和氮化硅层,氧化硅层和氮化硅层覆盖半导体衬底的表面及多晶硅栅结构的表面;/nS3:进行第一次刻蚀工艺,使得覆盖在半导体衬底及多晶硅栅结构顶部的氮化硅层被去除,并在多晶硅栅结构的侧面形成初始侧墙层;/nS4:在步骤S3之后再沉积一层氮化硅层,氮化硅层覆盖半导体衬底的表面及多晶硅栅结构的表面;以及/nS5:进行第二次刻蚀工艺,使得覆盖在半导体衬底及多晶硅栅结构顶部的氧化硅层和氮化硅层被去除,并在多晶硅栅结构的侧面形成二次侧墙层,由氧化硅层、初始侧墙层和二次侧墙层构成多晶硅栅结构的侧墙结构。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力集成电路制造有限公司,未经上海华力集成电路制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910742964.6/,转载请声明来源钻瓜专利网。
- 上一篇:掩模材料的区域选择性沉积
- 下一篇:薄膜晶体管及其制造方法和显示装置
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造