[发明专利]一种高精度低回踢噪声的时钟再生延迟链有效
申请号: | 201910759880.3 | 申请日: | 2019-08-16 |
公开(公告)号: | CN110673113B | 公开(公告)日: | 2021-08-10 |
发明(设计)人: | 朱樟明;张玮;马瑞;刘马良;王夏宇;胡进 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G01S7/4865 | 分类号: | G01S7/4865;G01S7/491;G04F10/00 |
代理公司: | 西安嘉思特知识产权代理事务所(普通合伙) 61230 | 代理人: | 张捷 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种高精度低回踢噪声的时钟再生延迟链,包括:电压转换模块,连接电压输入端,用于将输入信号转换为第一电压信号和第二电压信号;延迟链模块,连接所述电压转换模块和时钟输入端,用于根据所述第一电压信号和所述第二电压信号控制时钟延迟时间得到第一时钟信号簇和第二时钟信号簇;时钟驱动模块,连接所述延迟链模块,用于接收并处理所述第一时钟信号簇和所述第二时钟信号簇,输出多相位时钟信号簇。本发明提供的时钟再生延迟链具有可干扰能力和时钟再生能力,可以适应高精度系统级的应用。 | ||
搜索关键词: | 一种 高精度 低回 噪声 时钟 再生 延迟 | ||
【主权项】:
1.一种高精度低回踢噪声的时钟再生延迟链,其特征在于,包括:/n电压转换模块,连接电压输入端,用于将输入信号转换为第一电压信号和第二电压信号;/n延迟链模块,连接所述电压转换模块和时钟输入端,用于根据所述第一电压信号和所述第二电压信号控制时钟延迟时间得到第一时钟信号簇和第二时钟信号簇;/n时钟驱动模块,连接所述延迟链模块,用于接收并处理所述第一时钟信号簇和所述第二时钟信号簇,输出多相位时钟信号簇。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910759880.3/,转载请声明来源钻瓜专利网。