[发明专利]一种基于分时复用ASAR ADC的ΔΣ调制器在审

专利信息
申请号: 201910765536.5 申请日: 2019-08-19
公开(公告)号: CN110518914A 公开(公告)日: 2019-11-29
发明(设计)人: 陈晓飞;唐敔翔 申请(专利权)人: 华中科技大学;深圳华中科技大学研究院
主分类号: H03M3/00 分类号: H03M3/00;H03M1/46
代理公司: 11350 北京科亿知识产权代理事务所(普通合伙) 代理人: 汤东凤<国际申请>=<国际公布>=<进入
地址: 430074 湖北*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于分时复用ASAR ADC的ΔΣ调制器,包括ΔΣ调制器电路模块,ASAR1功能模块,ASAR2功能模块;ASAR1和ASAR2功能模块由一个ASAR ADC电路模块通过分时复用来实现,可降低功耗。ASAR1功能模块设置于ΔΣ调制器电路模块的输入端;ASAR2功能模块实现量化功能设置于ΔΣ调制器的环路中;通过ASAR ADC处理输入信号,并把量化噪声作为ΔΣ调制器的输入信号,可降低积分器的输出摆幅,并提高了ΔΣ调制器的稳定性;ΔΣ调制器采用前馈结构,也可降低积分器的输出摆幅;积分器摆幅减低可有效降低功耗。
搜索关键词: 调制器 积分器 调制器电路 输出摆幅 处理输入信号 功能模块设置 有效降低功耗 分时复用 功能设置 降低功耗 量化噪声 模块实现 前馈结构 输入端 摆幅 分时 量化
【主权项】:
1.一种基于分时复用ASAR ADC的ΔΣ调制器,包括ΔΣ调制器电路模块,其特征在于:还包括ASAR1功能模块,ASAR2功能模块;所述ASAR1功能模块设置于ΔΣ调制器电路模块的输入端;所述ASAR2功能模块设置于ΔΣ调制器环路中,作为多位量化器。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学;深圳华中科技大学研究院,未经华中科技大学;深圳华中科技大学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910765536.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top