[发明专利]基于备份电路的原位老化传感器及老化监测方法有效
申请号: | 201910841513.8 | 申请日: | 2019-09-06 |
公开(公告)号: | CN110456256B | 公开(公告)日: | 2021-07-13 |
发明(设计)人: | 赵天津;黄乐天;李强 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 成都金英专利代理事务所(普通合伙) 51218 | 代理人: | 袁英 |
地址: | 610041 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: |
本发明公开了基于备份电路的原位老化传感器及老化监测方法,设置与原电路组合逻辑单元相同的备份组合逻辑单元,还包括备份组合逻辑单元、多个多路复用器和计数器;在不同时刻t |
||
搜索关键词: | 基于 备份 电路 原位 老化 传感器 监测 方法 | ||
【主权项】:
1.基于备份电路的老化监测方法,其特征在于:设置与原电路组合逻辑单元相同的备份组合逻辑单元,非测试状态下,所述原电路组合逻辑单元接入两级寄存器之间正常工作,所述备份组合逻辑单元处于空闲状态;在不同时刻ti(i=0、1、2、···)分别对所述原电路组合逻辑单元和所述备份组合逻辑单元进行测试,得到不同时刻ti下两者的总延时值;将tn时刻下两者的总延时值与tm(n>m)时刻下两者的总延时值分别进行对比,利用备份组合逻辑单元的对比值修正原电路组合逻辑单元的对比值,得到由时刻tm至时刻tn的原电路组合逻辑单元的老化系数λ,tn时刻组合逻辑单元的总延迟值表示为:/n /n式中, 为tn时刻组合逻辑单元的总延迟值, 为tn时刻温度, 为tm时刻温度,α为常数,Dpath为组合逻辑单元的路径延迟,Dloop为组合逻辑单元的反馈延迟。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910841513.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种高精度有源功分组件
- 下一篇:集成电路芯片测试系统及方法