[发明专利]一种高速SPI主模式控制器有效
申请号: | 201910924892.7 | 申请日: | 2019-09-27 |
公开(公告)号: | CN110673524B | 公开(公告)日: | 2020-09-22 |
发明(设计)人: | 兰田田;胡胜发 | 申请(专利权)人: | 安凯(广州)微电子技术有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 郭浩辉;麦小婵 |
地址: | 510000 广东省广州市广州高新技术产业开发*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 针对现有技术的不足,本发明涉及一种高速SPI主模式控制器,通过结构上的改良使得SPI控制器工作在低频时钟域依然能提高SPI接口工作频率,以达到SPI Flash器件本身所能支持速度的极限。为实现以上目的,本发明通过以下技术方案予以实现:一种高速SPI主模式控制器,由PLL提供时钟信号,整个控制器分为:慢速时钟域以及高速时钟域,PLL通过不同的时钟分频器,提供两个主时钟信号,其中给慢速时钟域提供慢速时钟信号,给高速时钟域提供高速源时钟信号。本发明通过这样的技术方案,通过高速SPI控制器的异步对不同时钟域的功能进行分割;实现高速SPI Flash访问的功能,节省了读写时间。特别是用SPI FlashBoot的应用场景,该控制器可以大幅度优化启动时间。 | ||
搜索关键词: | 一种 高速 spi 模式 控制器 | ||
【主权项】:
1.一种高速SPI主模式控制器,由PLL提供时钟信号,其特征在于:整个控制器分为:/n慢速时钟域:包括DMA控制接口,负责控制器收发数据和内存之间的直通,并实现DMA总线协议的转换;/n以及高速时钟域;/n所述高速时钟域包括:/n软件交互接口:用于CPU读写控制器的控制和状态寄存器,/n接口时钟生成单元:用于生成分频后的SPI接口时钟信号,/n回读数据校准单元:接收SPI Flash传来的数据,/n接收控制单元和发送控制单元:处理收发SPI Flash数据信号,/n以及管脚延时控制单元:用于实现SPI的高速IO的时序控制;/nPLL通过不同的时钟分频器,提供两个主时钟信号,其中给慢速时钟域提供慢速时钟信号,给高速时钟域提供高速源时钟信号。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安凯(广州)微电子技术有限公司,未经安凯(广州)微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910924892.7/,转载请声明来源钻瓜专利网。