[发明专利]一种由低速物理随机数产生高速物理随机数的方法及装置有效
申请号: | 201910934881.7 | 申请日: | 2019-09-29 |
公开(公告)号: | CN110780846B | 公开(公告)日: | 2023-03-21 |
发明(设计)人: | 张建国;刘锋;王安帮;高斐;王云才;侯锐;李才 | 申请(专利权)人: | 太原理工大学 |
主分类号: | G06F7/58 | 分类号: | G06F7/58 |
代理公司: | 太原高欣科创专利代理事务所(普通合伙) 14109 | 代理人: | 崔雪花;冷锦超 |
地址: | 030024 *** | 国省代码: | 山西;14 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于集成电路技术领域,具体为一种由低速物理随机数产生高速物理随机数的方法及装置,包括时钟模块、低速并行随机数阵列模块、吉比特收发器模块;通过并行低速率的物理随机数生器,利用吉比特收发器将低速物理随机数转换为高速物理随机数;本发明通过并行输出速率可控,位宽可调的低速物理随机数发生器实现了单路10Gbps高速物理随机数的输出,该物理随机数发生器的输出序列满足高速、实时产生的同时,具有良好的统计特性;物理随机数发生器所有组成部分全部集成于一块FPGA中,实现了高速物理随机数的小型化和集成化,适应当代通信技术、计算机技术以及芯片技术发展的需求。 | ||
搜索关键词: | 一种 低速 物理 随机数 产生 高速 方法 装置 | ||
【主权项】:
1.一种由低速物理随机数产生高速物理随机数的装置,其特征在于,包括时钟模块、低速并行随机数阵列模块、吉比特收发器模块;所述低速并行随机数阵列模块为并行的多个低速物理随机数发生器,所述的多个低速物理随机数发生器形成随机数发生器阵列,所述随机数发生器阵列能够产生低速并行物理随机数;所述随机数发生器阵列与所述的吉比特收发器相连接,通过所述的吉比特收发器将所述的低速并行物理随机数串行化输出高速、实时物理随机数;所述时钟模块使用差分时钟作为主时钟,通过吉比特收发器所产生的时钟信号用以随机数模块所有D触发器的工作时钟及吉比特收发器的数据发送时钟;/n所述的低速物理随机数发生器是利用基本数字逻辑器件构造,所述低速物理随机数发生器通过N个二输入异或门、N+1个三输入异或门和N个D触发器实现;N个二输入异或门的输出分别级联到相邻异或门的输入上,混沌模拟信号经异或门的输出节点输出;N+1个三输入异或门的一个输入连接在相应二输入异或门的输出上,其另外两个输入信号分别连接到相邻三输入异或门经D触发器的输出上,任选三路D触发器输出的信号经1个三输入异或门输出为具有良好统计特性的物理随机数,其中其中N为3的倍数,且N≥9。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于太原理工大学,未经太原理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910934881.7/,转载请声明来源钻瓜专利网。