[发明专利]一种CRC并行编解码方法及基于其的编解码器有效
申请号: | 201910939276.9 | 申请日: | 2019-09-29 |
公开(公告)号: | CN110504975B | 公开(公告)日: | 2022-12-27 |
发明(设计)人: | 陈容;陈岚;张义恒 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H03M13/09 | 分类号: | H03M13/09 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 吴梦圆 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种CRC并行编解码方法及基于其的编解码器,主要方法包括:将待编/解码数据依次输入至编/解码器,且该编/解码数据均通过并行输入的方式输入至编/解码器;在编/解码器中,该编/解码数据结合一CRC的生成多项式进行矩阵运算,得到该编/解码数据的编/解码结果。本发明提供的该CRC并行编解码方法及基于其的编解码器,利用公式递推法,将每个时钟的并行输入数据进行运算,通过运用最大时间差流水线技术,实现快速编解码;矩阵运算通过异或电路来实现,补齐每一条数据路径的延迟,得到最小的延迟时间差,使用流水线技术,实现快速的编解码运算。 | ||
搜索关键词: | 一种 crc 并行 解码 方法 基于 编解码器 | ||
【主权项】:
1.一种CRC并行编码方法,其特征在于,包括:/n确定编码器的单次编码位数M;/n确定待编码数据,所述待编码数据共有N段,每段为一个M比特数据;/n将各段所述M比特数据依次输入至编码器,且每段所述M比特数据均为通过并行输入的方式输入至编码器;/n在编码器中,各段所述M比特数据结合一CRC的生成多项式进行矩阵运算,得到与各段所述M比特数据对应的第一CRC结果;/n将所述第一CRC结果对应的附加在各段所述M比特数据后即为各段所述M比特数据对应的编码结果。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910939276.9/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类