[发明专利]基于指令集的数字信号控制系统、FPGA模块及方法有效

专利信息
申请号: 201911019470.1 申请日: 2019-10-24
公开(公告)号: CN110765047B 公开(公告)日: 2023-09-26
发明(设计)人: 胡玲 申请(专利权)人: 南方科技大学
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 北京品源专利代理有限公司 11332 代理人: 孟金喆
地址: 518000 广东省*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施例公开了一种基于指令集的数字信号控制系统、FPGA模块及方法。该系统包括数字输入输出电路DIO控制模块和先入先出FIFO模块;DIO控制模块包括至少两个DIO通道接口,DIO通道接口分别与对应的DIO通道相连,DIO控制模块的输出端和FIFO模块的输入端相连;DIO控制模块,用于通过DIO通道接口接收DIO通道的控制指令后,解析接收的控制指令,生成数字信号,并将数字信号组合成一个整体信号传输至FIFO模块;FIFO模块,用于对整体信号进行跨时钟域处理,并输出处理后的整体信号。该系统可以实现用指令控制数字信号输出,可以简单增加或减少数字信号的个数,数字信号可以同时输出,严格同步。
搜索关键词: 基于 指令 数字信号 控制系统 fpga 模块 方法
【主权项】:
1.一种基于指令集的数字信号控制系统,其特征在于,包括:数字输入输出电路DIO控制模块和先入先出FIFO模块;/n所述DIO控制模块,包括至少两个DIO通道接口,各所述DIO通道接口分别与对应的DIO通道相连,所述DIO控制模块的输出端和所述FIFO模块的输入端相连;/n所述DIO控制模块,用于通过所述DIO通道接口接收各DIO通道的控制指令后,解析接收的各所述控制指令,生成各数字信号,并将各所述数字信号组合成一个整体信号传输至所述FIFO模块;/n所述FIFO模块,用于对所述整体信号进行跨时钟域处理,并输出处理后的所述整体信号。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南方科技大学,未经南方科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201911019470.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top