[发明专利]多内核存储器系统中的逻辑地址分配在审
申请号: | 201911072545.2 | 申请日: | 2019-11-05 |
公开(公告)号: | CN111143235A | 公开(公告)日: | 2020-05-12 |
发明(设计)人: | 阿历克塞·托尔斯泰;马克西姆·斯克瑞兹 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;G06F12/1009;G06F9/50 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 赵赫;王璇 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种用于多内核存储器系统的工作负载分配方案。该存储器系统包括存储器装置和控制器,该存储器装置包括块,该控制器包括内核。控制器从主机接收多个逻辑地址;确定多个逻辑地址之中的待分配给内核的逻辑地址的范围;以及基于对多个逻辑地址的模量运算和混排运算,将该范围中的逻辑地址的多个子集分配给内核。 | ||
搜索关键词: | 内核 存储器 系统 中的 逻辑 地址 分配 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911072545.2/,转载请声明来源钻瓜专利网。
- 上一篇:用于数据结构的专用读取电压
- 下一篇:对资产转移数据的选择性访问